English
Language : 

Z8F6421PM020SC Datasheet, PDF (14/299 Pages) Zilog, Inc. – High Performance 8-Bit Microcontrollers Z8 Encore-R 64K Series
Z8 Encore!® 64K Series
Product Specification
xiv
List of Tables
Table 1.
Table 2.
Table 3.
Table 4.
Table 5.
Table 6.
Table 7.
Table 8.
Table 9.
Table 10.
Table 11.
Table 12.
Table 13.
Table 14.
Table 15.
Table 16.
Table 17.
Table 18.
Table 19.
Table 20.
Table 21.
Table 22.
Table 23.
Table 24.
Table 25.
Table 26.
Table 27.
Table 28.
Table 29.
Table 30.
Table 31.
Table 32.
Table 33.
Revision History of this Document . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .iii
Z8 Encore!® 64K Series Part Selection Guide . . . . . . . . . . . . . . . . . . . . . . . 2
Z8 Encore!® 64K Series Package Options . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Signal Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Pin Characteristics of the 64K Series . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Z8 Encore® 64K Series Program Memory Maps . . . . . . . . . . . . . . . . . . . . 18
Z8 Encore!® 64K Series Information Area Map . . . . . . . . . . . . . . . . . . . . 20
64K Series Register File Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Reset and STOP Mode Recovery Characteristics and Latency . . . . . . . . . . 43
Reset Sources and Resulting Reset Type . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
STOP Mode Recovery Sources and Resulting Action . . . . . . . . . . . . . . . . 47
Port Availability by Device and Package Type . . . . . . . . . . . . . . . . . . . . . . 51
Port Alternate Function Mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Port A-H GPIO Address Registers (PxADDR) . . . . . . . . . . . . . . . . . . . . . . 55
GPIO Port Registers and Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Port A–H Control Registers (PxCTL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Port A-H Data Direction Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Port A-H Alternate Function Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . 57
Port A-H Output Control Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
Port A–H High Drive Enable Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . 59
Port A–H Input Data Registers (PxIN) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Port A-H STOP Mode Recovery Source Enable Sub-Registers . . . . . . . . . 60
Port A-H Output Data Register (PxOUT) . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Interrupt Vectors in Order of Priority . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Interrupt Request 0 Register (IRQ0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
Interrupt Request 1 Register (IRQ1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Interrupt Request 2 Register (IRQ2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
IRQ0 Enable and Priority Encoding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
IRQ0 Enable High Bit Register (IRQ0ENH) . . . . . . . . . . . . . . . . . . . . . . . 69
IRQ0 Enable Low Bit Register (IRQ0ENL) . . . . . . . . . . . . . . . . . . . . . . . . 70
IRQ1 Enable and Priority Encoding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
IRQ1 Enable Low Bit Register (IRQ1ENL) . . . . . . . . . . . . . . . . . . . . . . . . 71
IRQ2 Enable and Priority Encoding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
PS019915-1005
List of Tables