English
Language : 

Z8F0113HJ005EG Datasheet, PDF (14/245 Pages) Zilog, Inc. – High-Performance 8-Bit Microcontrollers
Z8 Encore! XP® F0823 Series
Product Specification
xiv
Table 70. UART Address Compare Register (U0ADDR) . . . . . . . . . . . . . . . . . . . . . 115
Table 71. UART Baud Rate High Byte Register (U0BRH) . . . . . . . . . . . . . . . . . . . 115
Table 72. UART Baud Rate Low Byte Register (U0BRL) . . . . . . . . . . . . . . . . . . . . 115
Table 73. UART Baud Rates . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
Table 74. ADC Control Register 0 (ADCCTL0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Table 75. ADC Control/Status Register 1 (ADCCTL1) . . . . . . . . . . . . . . . . . . . . . . 129
Table 76. ADC Data High Byte Register (ADCD_H) . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 77. ADC Data Low Bits Register (ADCD_L) . . . . . . . . . . . . . . . . . . . . . . . . . 131
Table 78. Comparator Control Register (CMP0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
Table 79. Z8 Encore! XP F0823 Series Flash Memory Configurations . . . . . . . . . . 134
Table 80. Flash Code Protection Using the Flash Option Bits . . . . . . . . . . . . . . . . . 138
Table 81. Flash Control Register (FCTL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Table 82. Flash Status Register (FSTAT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
Table 83. Flash Page Select Register (FPS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
Table 84. Flash Sector Protect Register (FPROT) . . . . . . . . . . . . . . . . . . . . . . . . . . . 144
Table 85. Flash Frequency High Byte Register (FFREQH) . . . . . . . . . . . . . . . . . . . 145
Table 86. Flash Frequency Low Byte Register (FFREQL) . . . . . . . . . . . . . . . . . . . . 145
Table 87. Trim Bit Address Register (TRMADR) . . . . . . . . . . . . . . . . . . . . . . . . . . 148
Table 88. Trim Bit Data Register (TRMDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 149
Table 89. Flash Option Bits at Program Memory Address 0000H . . . . . . . . . . . . . . 149
Table 90. Flash Options Bits at Program Memory Address 0001H . . . . . . . . . . . . . 150
Table 91. Trim Options Bits at Address 0000H . . . . . . . . . . . . . . . . . . . . . . . . . . . . 151
Table 92. Trim Option Bits at 0001H . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
Table 93. Trim Option Bits at 0002H (TIPO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
Table 94. ADC Calibration Bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Table 95. ADC Calibration Data Location . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Table 96. Serial Number at 001C–001F (S_NUM) . . . . . . . . . . . . . . . . . . . . . . . . . . 154
Table 97. Serialization Data Locations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
Table 98. Lot Identification Number (RAND_LOT) . . . . . . . . . . . . . . . . . . . . . . . . 154
Table 99. Randomized Lot ID Locations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
Table 100. OCD Baud-Rate Limits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
Table 101. OCD Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Table 102. OCD Control Register (OCDCTL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 167
Table 103. OCD Status Register (OCDSTAT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
Table 104. Oscillator Configuration and Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . 169
Table 105. Oscillator Control Register (OSCCTL) . . . . . . . . . . . . . . . . . . . . . . . . . . . 172
PS024315-1011
PRELIMINARY
List of Tables