English
Language : 

HD6433832S Datasheet, PDF (466/560 Pages) Renesas Technology Corp – single-chip microcomputers
Table A.1 Instruction Set (cont)
Addressing Mode/
Instruction Length (Bytes) Condition Code
Mnemonic
Operation
I HN Z VC
PUSH Rs
W SP–2 → SP
2
Rs16 → @SP
EEPMOV
— if R4L≠0 then
Repeat @R5 → @R6
R5+1 → R5
R6+1 → R6
R4L–1 → R4L
Until R4L=0
else next;
ADD.B #xx:8, Rd
B Rd8+#xx:8 → Rd8
2
ADD.B Rs, Rd
B Rd8+Rs8 → Rd8
2
ADD.W Rs, Rd
W Rd16+Rs16 → Rd16
2
ADDX.B #xx:8, Rd
B Rd8+#xx:8 +C → Rd8
2
ADDX.B Rs, Rd
B Rd8+Rs8 +C → Rd8
2
ADDS.W #1, Rd
W Rd16+1 → Rd16
2
ADDS.W #2, Rd
W Rd16+2 → Rd16
2
INC.B Rd
B Rd8+1 → Rd8
2
DAA.B Rd
B Rd8 decimal adjust → Rd8 2
SUB.B Rs, Rd
B Rd8–Rs8 → Rd8
2
SUB.W Rs, Rd
W Rd16–Rs16 → Rd16
2
SUBX.B #xx:8, Rd
B Rd8–#xx:8 –C → Rd8
2
SUBX.B Rs, Rd
B Rd8–Rs8 –C → Rd8
2
SUBS.W #1, Rd
W Rd16–1 → Rd16
2
SUBS.W #2, Rd
W Rd16–2 → Rd16
2
DEC.B Rd
B Rd8–1 → Rd8
2
DAS.B Rd
B Rd8 decimal adjust → Rd8 2
NEG.B Rd
B 0–Rd → Rd
2
CMP.B #xx:8, Rd
B Rd8–#xx:8
2
CMP.B Rs, Rd
B Rd8–Rs8
2
CMP.W Rs, Rd
W Rd16–Rs16
2
MULXU.B Rs, Rd
B Rd8 × Rs8 → Rd16
2
——
0—6
4 — — — — — — (4)
—
2
—
2
— (1)
2
—
(2)
2
—
(2)
2
—————— 2
—————— 2
——
—2
—*
* (3) 2
—
2
— (1)
2
—
(2)
2
—
(2)
2
—————— 2
—————— 2
——
—2
—*
*—2
—
2
—
2
—
2
— (1)
2
— — — — — — 14
451