English
Language : 

MC68HC05JJ6 Datasheet, PDF (6/216 Pages) Freescale Semiconductor, Inc – General Release Specification Microcontrollers
Table of Contents
2.6 RAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .36
2.7 ROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .37
2.8 ROM Security . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .37
2.9 COP Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .38
Section 3. Central Processor Unit (CPU)
3.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
3.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .40
3.3 Accumulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .40
3.4 Index Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
3.5 Stack Pointer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
3.6 Program Counter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .42
3.7 Condition Code Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .42
3.8 Arithmetic/Logic Unit (ALU) . . . . . . . . . . . . . . . . . . . . . . . . . . .44
Section 4. Interrupts
4.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .45
4.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46
4.3 Interrupt Vectors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46
4.4 Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .48
4.5 Software Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .50
4.6 External Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .50
4.6.1 IRQ Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .50
4.6.2 PA0–PA3 Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
4.6.3 IRQ Status and Control Register. . . . . . . . . . . . . . . . . . . . .53
4.7 Core Timer Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
4.7.1 Core Timer Overflow Interrupt. . . . . . . . . . . . . . . . . . . . . . .55
4.7.2 Real-Time Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55
General Release Specification
6
Table of Contents
MC68HC05JJ6/MC68HC05JP6 — Rev. 3.2
Freescale Semiconductor