English
Language : 

C515C_9711 Datasheet, PDF (266/268 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C515C
P1 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-15
P2 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-16
P3 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-16
P4 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-17
P5 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-17
P6 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-17
P7 . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-17
Package information. . . . . . . . . . . . . . 11-21
Parallel I/O . . . . . . . . . . . . . . . . . 6-1 to 6-20
PCON . . . . . . . . 3-13, 3-14, 3-15, 6-51, 9-1
PCON1 . . . . . . . . . . . . . . . . . 3-14, 3-15, 9-2
PDE . . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
PDIR. . . . . . . . . . . . . . . . . . . . . 6-3, 6-4, 6-4
PDS . . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
Pin Configuration . . . . . . . . . . . . . . . . . . 1-4
Pin Definitions and functions . . . 1-5 to 1-10
PMOD. . . . . . . . . . . . . . . . . . . . . . 3-16, 6-4
Port structure selection. . . . . . . . . . . . . . 6-3
Ports . . . . . . . . . . . . . . . . . . . . . . 6-1 to 6-20
Alternate functions . . . . . . . . 6-16 to 6-17
Basic structure . . . . . . . . . . . . . . . . . . 6-2
Bidirectional (CMOS) port structure of
port 5 . . . . . . . . . . . . . . . . . 6-12 to 6-15
Hardware power down mode . . . . 6-15
Input mode . . . . . . . . . . . . . . . . . . 6-12
Output mode . . . . . . . . . . . . . . . . . 6-13
Port loading and interfacing . . . . . . . 6-19
Port timing. . . . . . . . . . . . . . . . . . . . . 6-18
Quasi-bidirectional port structure . . . . . . .
6-5 to 6-11
Basic circuitry . . . . . . . . . . . . . . . . . 6-5
Output driver circuitry . . . . . . . . . . . 6-6
Port 0 circuitry . . . . . . . . . . . . . . . . . 6-8
Port 0/2 as address/data bus . . . . . 6-9
SSC port pins of port 4 . . . . . . . . . 6-10
Read-modify-write function . . . . . . . . 6-19
Selection of port structure. . . . . . . . . . 6-3
Power down mode
by hardware . . . . . . . . . . . . . . 9-9 to 9-14
by software . . . . . . . . . . . . . . . . 9-6 to 9-8
Power saving modes . . . . . . . . . 9-1 to 9-15
Control registers . . . . . . . . . . . . 9-1 to 9-2
Hardware power down mode . 9-9 to 9-14
Reset timing . . . . . . . . . . . . . . . . . 9-11
Status of external pins. . . . . . . . . . . 9-9
Idle mode . . . . . . . . . . . . . . . . . 9-3 to 9-4
Slow down mode . . . . . . . . . . . . . . . . 9-5
Software power down mode. . . 9-6 to 9-8
Entry procedure . . . . . . . . . . . . . . . 9-6
Exit (wake-up) procedure . . . . . . . . 9-7
State of pins . . . . . . . . . . . . . . . . . . . . 9-8
Protected ROM verifiy timimg . . . . . . . 4-11
PSEN signal. . . . . . . . . . . . . . . . . . . . . . 4-3
PSW. . . . . . . . . . . . . . . . . . . 2-4, 3-12, 3-17
R
RB8 . . . . . . . . . . . . . . . . . . 3-15, 6-49, 6-50
RD . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-16
Recommended oscillator circuits . . . . 11-20
REN . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-50
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
Fast power-on reset . . . . . . . . . . . . . . 5-4
Hardware reset timing . . . . . . . . . . . . 5-3
Power-on reset timing . . . . . . . . . . . . 5-5
RI . . . . . . . . . . . . . . . 3-15, 6-49, 6-50, 7-12
RMAP . . . . . . . . . . . . . . . . . . . . 3-11, 3-16
RMTPND . . . . . . . . . . . . . . . . . . 3-18, 6-93
ROM protection . . . . . . . . . . . . . . . . . . 4-10
Protected ROM mode . . . . . . . . . . . 4-11
Protected ROM verification example 4-12
Unprotected ROM mode . . . . . . . . . 4-10
RS0 . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-17
RS1 . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-17
RXD . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-48
RxD . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-16
RXDC. . . . . . . . . . . . . . . . . . . . 3-17, 6-112
RXIE . . . . . . . . . . . . . . . . . . . . . 3-18, 6-92
RXOK. . . . . . . . . . . . . . . . . . . . . 3-18, 6-84
S
SBUF . . . . . . . . . . . . 3-13, 3-15, 6-49, 6-50
SCEN. . . . . . . . . . . . . . . . . . . . . 3-15, 6-71
SCF . . . . . . . . . . . . . 3-14, 3-16, 6-74, 7-13
SCIEN . . . . . . . . . . . . 3-14, 3-16, 6-73, 7-7
SCLK . . . . . . . . . . . . . . . . . . . . . . . . . . 3-17
SCON . . 3-12, 3-13, 3-15, 6-49, 6-50, 7-12
SD . . . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
Serial interface (USART) . . . . . 6-48 to 6-64
Baudrate generation. . . . . . . . . . . . . 6-51
with internal baud rate generator . 6-53
with timer 1 . . . . . . . . . . . . . . . . . . 6-55
Multiprocessor communication. . . . . 6-49
Operating mode 0 . . . . . . . . 6-56 to 6-58
Operating mode 1 . . . . . . . . 6-59 to 6-61
Operating mode 2 and 3 . . . 6-62 to 6-64
Registers . . . . . . . . . . . . . . . . . . . . . 6-49
Semiconductor Group
12-4
1997-11-01