English
Language : 

C515C_9711 Datasheet, PDF (264/268 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C515C
CPU run signal (CPUR) . . . . . . . . . . . . 9-15
CPU timing . . . . . . . . . . . . . . . . . . . . . . . 2-6
CPUUPD . . . . . . . . . . . . . . . . . . 3-18, 6-93
CR . . . . . . . . . . . . . . . . . . . 3-13, 3-18, 6-83
CRCH . . . . . . . . . . . . . . . . . 3-14, 3-17, 6-33
CRCL . . . . . . . . . . . . . . . . . 3-14, 3-17, 6-33
CSWO . . . . . . . . . . . . . . . . . . . 3-16, 6-109
CY . . . . . . . . . . . . . . . . . . . . . 2-4, 2-4, 3-17
D
Datapointers . . . . . . . . . . . . . . . . . 4-6 to 4-9
Application examples . . . . . . . . 4-7 to 4-9
DPSEL register . . . . . . . . . . . . . . . . . . 4-6
Functionality . . . . . . . . . . . . . . . . . . . . 4-6
DB0 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB1 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB2 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB3 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB4 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB5 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB6 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DB7 . . . . . . . . . . . . . . . . . . 3-13, 3-19, 6-97
DC characteristics . . . . . . . . . . 11-2 to 11-5
Device Characteristics . . . . . . 11-1 to 11-21
DIR . . . . . . . . . . . . . . . . . . . . . . . 3-18, 6-96
DIR5 . . . . . . . . . . . . . . . . . . . 3-12, 3-17, 6-4
Direction register . . . . . . . . . . . . . . . . . . 6-4
DLC . . . . . . . . . . . . . . . . . . . . . . 3-18, 6-96
DPH . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-15
DPL . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-15
DPSEL . . . . . . . . . . . . . . . . . 3-12, 3-15, 4-6
E
EADC . . . . . . . . . . . . . . . . . 3-16, 6-118, 7-6
EAL. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
EALE . . . . . . . . . . . . . . . . . . . . . . 3-16, 4-4
ECAN . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-7
EIE . . . . . . . . . . . . . . . . . . . . . . . 3-18, 6-83
Emulation concept . . . . . . . . . . . . . . . . . 4-5
ES. . . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
ESSC . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-7
ET0. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
ET1. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
ET2. . . . . . . . . . . . . . . . . . . . 3-16, 6-34, 7-5
EWPD. . . . . . . . . . . . . . . . . . . . . . 3-15, 9-2
EWRN . . . . . . . . . . . . . . . . . . . . 3-18, 6-84
EX0. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
EX1. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-5
EX2. . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-6
EX3 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-6
EX4 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-6
EX5 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-6
EX6 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-6
EX7 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-7
EX8 . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-7
Execution of instructions . . . . . . . . 2-5, 2-6
EXEN2 . . . . . . . . . . . . . . . . . 3-16, 6-34, 7-6
EXF2 . . . . . . . . . . . . . . . . . 3-16, 6-34, 7-10
External bus interface . . . . . . . . . . . . . . 4-1
ALE signal . . . . . . . . . . . . . . . . . . . . . 4-4
ALE switch-off control . . . . . . . . . . . . 4-4
Overlapping of data/program memory 4-3
Program memory access . . . . . . . . . . 4-3
Program/data memory timing. . . . . . . 4-2
PSEN signal . . . . . . . . . . . . . . . . . . . . 4-3
Role of P0 and P2 . . . . . . . . . . . . . . . 4-1
F
F0. . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-17
F1. . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-17
Fast power-on reset. . . . . . . . . . . . 5-4, 8-8
Features. . . . . . . . . . . . . . . . . . . . . . . . . 1-2
Functional units . . . . . . . . . . . . . . . . . . . 1-1
Fundamental structure. . . . . . . . . . . . . . 2-1
G
GATE . . . . . . . . . . . . . . . . . . . . . 3-15, 6-24
GF0 . . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
GF1 . . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
GMS0. . . . . . . . . . . . . . . . . 3-13, 3-18, 6-88
GMS1. . . . . . . . . . . . . . . . . 3-13, 3-18, 6-88
H
Hardware reset . . . . . . . . . . . . . . . . . . . 5-1
I
I/O ports . . . . . . . . . . . . . . . . . . . 6-1 to 6-20
I2FR . . . . . . . . . . . . . . . . . . . . . . . 3-16, 7-9
I3FR . . . . . . . . . . . . . . . . . . . 3-16, 6-32, 7-9
IADC . . . . . . . . . . . . . . . . 3-16, 6-118, 7-10
ID12 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
ID17 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
ID20 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
ID28 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
ID4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
IDLE. . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
Idle mode . . . . . . . . . . . . . . . . . . . 9-3 to 9-4
IDLS. . . . . . . . . . . . . . . . . . . . . . . 3-15, 9-1
IE . . . . . . . . . . . . . . . . . . . . . . . . 3-18, 6-83
Semiconductor Group
12-2
1997-11-01