English
Language : 

PXF4333 Datasheet, PDF (9/361 Pages) Infineon Technologies AG – ABM 3G ATM Buf fer Manager
ABM-3G
PXF 4333 V1.1
Table of Contents
Page
7.2.22
7.2.23
7.2.24
7.2.25
7.2.26
7.2.27
7.2.28
7.2.29
PLL Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
External RAM Test Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
ABM-3G Version Code Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 295
Interrupt Status/Mask Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 297
RAM Select Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 307
Global ABM-3G Status and Mode Registers . . . . . . . . . . . . . . . . . . . . 311
UTOPIA Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 317
Test Registers/Special Mode Registers . . . . . . . . . . . . . . . . . . . . . . . . 335
8
8.1
8.2
8.3
8.4
8.4.1
8.4.1.1
8.4.1.2
8.4.2
8.4.2.1
8.4.2.2
8.4.3
8.4.4
8.4.5
8.4.6
8.4.7
8.5
8.6
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
Operating Range . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 337
AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 339
Microprocessor Interface Timing Intel Mode . . . . . . . . . . . . . . . . . . . . 340
Microprocessor Write Cycle Timing (Intel) . . . . . . . . . . . . . . . . . . . . 340
Microprocessor Read Cycle Timing (Intel) . . . . . . . . . . . . . . . . . . . . 341
Microprocessor Interface Timing Motorola Mode . . . . . . . . . . . . . . . . 342
Microprocessor Write Cycle Timing (Motorola) . . . . . . . . . . . . . . . . 342
Microprocessor Read Cycle Timing (Motorola) . . . . . . . . . . . . . . . . 343
UTOPIA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 345
CPR SSRAM Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 350
CSR SDRAM Interface(s) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 351
Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 353
Boundary-Scan Test Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 354
Capacitances . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 355
Package Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 355
9
Test Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 356
10
Package Outlines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 358
11
Glossary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 359
Data Sheet
9
2001-12-17