English
Language : 

39K30 Datasheet, PDF (81/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 15. 676 FBGA Pin Table (continued)
Pin
M26
N1
N2
N3
N4
N5
N6[19]
N7[19]
N8[19]
N9
N10
N11
N12
N13
N14
N15
N16
N17
N18
N19[19]
N20[19]
N21[19]
N22
N23
N24
N25
N26
P1
P2
P3
P4
P5
P6
P7
P8[19]
P9[19]
P10[19]
P11
P12
P13
P14
P15
P16
P17[19]
CY39100
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/VREF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/VREF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
CY39165
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/VREF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/VREF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
CY39200
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/VREF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/VREF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
Document #: 38-03039 Rev. *H
Delta39K™ ISR™
CPLD Family
Table 15. 676 FBGA Pin Table (continued)
Pin
P18[19]
P19[19]
P20
P21
P22
P23
P24
P25
P26
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
R17
R18
R19
R20
R21
R22
R23
R24
R25
R26
T1
T2
T3
T4
T5
T6
T7
T8
T9
CY39100
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
NC
IO1
IO1
IO1
VCCPRG
VCCIO1
IO/VREF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO4
IO4
NC
NC
NC
NC
NC
NC
NC
IO/VREF1
IO1
VCC
VCCIO1
IO/VREF1
CY39165
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
IO/VREF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO4
IO4
IO4
NC
NC
NC
NC
IO/VREF1
VCCIO1
IO/VREF1
IO1
VCC
VCCIO1
IO/VREF1
CY39200
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
IO/VREF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO4
IO4
IO4
NC
NC
NC
NC
IO/VREF1
VCCIO1
IO/VREF1
IO1
VCC
VCCIO1
IO/VREF1
Page 81 of 86