English
Language : 

39K30 Datasheet, PDF (62/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 13. 256 FBGA Pin Table (continued)
Pin
E4
E5
E6
E7
E8[19]
E9[19]
E10
E11
E12
E13
E14
E15
E16
F1
F2
F3
F4
F5
F6
F7
F8
F9
F10
F11
F12
F13
F14
F15
F16
G1
G2
G3
G4
G5
G6
G7
G8
G9
G10
G11
G12
G13
G14
G15
CY39030
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
VCC
VCCIO0
IO/VREF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/VREF5
VCCIO5
VCCJTAG
IO5
IO0
NC
VCCIO0
IO/VREF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/VREF5
VCCIO5
NC
Document #: 38-03039 Rev. *H
CY39050
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
VCC
VCCIO0
IO/VREF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/VREF5
VCCIO5
VCCJTAG
IO5
IO0
NC
VCCIO0
IO/VREF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/VREF5
VCCIO5
NC
Delta39K™ ISR™
CPLD Family
CY39100
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
VCC
VCCIO0
IO/VREF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/VREF5
VCCIO5
VCCJTAG
IO5
IO0
VCC
VCCIO0
IO/VREF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/VREF5
VCCIO5
VCC
Page 62 of 86