English
Language : 

39K30 Datasheet, PDF (65/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 13. 256 FBGA Pin Table (continued)
Pin
N8[19]
N9[19]
N10
N11
N12
N13
N14
N15
N16
P1
P2
P3
P4
P5
P6
P7
P8
P9
P10
P11
P12
P13
P14
P15
P16
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
T1
T2
T3
CY39030
IO2
IO3
IO/VREF3
IO/VREF3
IO3
GND
IO4
IO4
IO/VREF4
IO1
IO1
GND
CCE
IO2
VCCIO2
VCCIO2
IO2
IO2
VCCIO3
VCCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
VCCCNFG
VCCIO2
IO2
IO2
VCC
VCCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
Document #: 38-03039 Rev. *H
CY39050
IO2
IO3
IO/VREF3
IO/VREF3
IO3
GND
IO4
IO4
IO/VREF4
IO1
IO1
GND
CCE
IO2
VCCIO2
VCCIO2
IO2
IO2
VCCIO3
VCCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
VCCCNFG
VCCIO2
IO2
IO2
VCC
VCCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
Delta39K™ ISR™
CPLD Family
CY39100
IO2
IO3
IO/VREF3
IO/VREF3
IO3
GND
IO4
IO4
IO/VREF4
IO1
IO1
GND
CCE
IO2
VCCIO2
VCCIO2
IO2
IO2
VCCIO3
VCCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
VCCCNFG
VCCIO2
IO2
IO2
VCC
VCCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
Page 65 of 86