English
Language : 

39K30 Datasheet, PDF (68/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 14. 484 FBGA Pin Table (continued)
Pin
CY39050
D7
IO7
D8
IO7
D9
IO/VREF7
D10
NC
D11
IO6/Lock
D12
IO6
D13
IO/VREF6
D14
IO/VREF6
D15
IO6
D16
NC
D17
NC
D18
IO6
D19
GND
D20
NC
D21
D22
VCCIO5
NC
E1
NC
E2
NC
E3
NC
E4
IO0
E5
GND
E6
IO7
E7
IO7
E8
IO7
E9
VCCIO7
E10
VCC
E11
IO/VREF7
E12
NC
E13
VCCPLL
E14
VCCIO6
E15
NC
E16
NC
E17
NC
E18
GND
E19
TDO
E20
NC
E21
NC
E22
NC
F1
NC
F2
NC
F3
IO0
F4
IO0
F5
IO0
F6
GND
Document #: 38-03039 Rev. *H
CY39100
IO7
IO7
IO/VREF7
IO/VREF7
IO6/Lock
IO6
IO/VREF6
IO/VREF6
IO6
IO6
IO6
IO6
GND
NC
VCCIO5
NC
NC
NC
NC
IO0
GND
IO7
IO7
IO7
VCCIO7
VCC
IO/VREF7
IO/VREF6
VCCPLL
VCCIO6
IO6
IO6
IO6
GND
TDO
NC
NC
NC
NC
IO0
IO0
IO0
IO0
GND
Delta39K™ ISR™
CPLD Family
CY39165
IO7
IO7
IO/VREF7
IO/VREF7
IO6/Lock
IO6
IO/VREF6
IO/VREF6
IO6
IO6
IO6
IO6
GND
IO5
VCCIO5
IO/VREF5
IO0
IO0
IO0
IO0
GND
IO7
IO7
IO7
VCCIO7
VCC
IO/VREF7
IO/VREF6
VCCPLL
VCCIO6
IO6[19]
IO6
IO6
GND
TDO
IO5
IO5
IO5
IO0
IO0
IO0
IO0
IO0
GND
CY39200
IO7
IO7
IO/VREF7
IO/VREF7
IO6/Lock
IO6
IO/VREF6
IO/VREF6
IO6
IO6
IO6
IO6
GND
IO5
VCCIO5
IO/VREF5
IO0
IO0
IO0
IO0
GND
IO7
IO7
IO7
VCCIO7
VCC
IO/VREF7
IO/VREF6
VCCPLL
VCCIO6
IO6
IO6
IO6
GND
TDO
IO5
IO5
IO5
IO0
IO0
IO0
IO0
IO0
GND
Page 68 of 86