English
Language : 

39K30 Datasheet, PDF (47/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 11. 208 EQFP/PQFP Pin Table (continued)
Pin
12
13
14
15
16
17
18
19
20
21[19]
22[19]
23
24
25
26
27[19]
28
29
30[19]
31[19]
32[19]
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
CY39030
IO0
IO0
IO0
IO0
IO/VREF0
IO0
IO0
IO0
VCCIO0
IO0
IO0
VCC
GND
NC
NC
IO/VREF0
VCCIO0
VCCIO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCIO1
GND
IO1
IO1
IO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
GND
IO1
IO/VREF1
IO1
IO1
VCCCNFG
Data
Config_Done
Reset
CY39050
IO0
IO0
IO0
IO0
IO/VREF0
IO0
IO0
IO0
VCCIO0
IO0
IO0
VCC
GND
NC
NC
IO/VREF0
VCCIO0
VCCIO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCIO1
GND
IO1
IO1
IO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
GND
IO1
IO/VREF1
IO1
IO1
VCCCNFG
Data
Config_Done
Reset
Document #: 38-03039 Rev. *H
CY39100
IO0
IO0
IO0
IO0
IO/VREF0
IO0
IO0
IO0
VCCIO0
IO0
IO0
VCC
GND
VCC
GND
IO/VREF0
VCCIO0
VCCIO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCIO1
GND
IO1
IO1
IO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
GND
IO1
IO/VREF1
IO1
IO1
VCCCNFG
Data
Config_Done
Reset
Delta39K™ ISR™
CPLD Family
CY39165
IO0
IO0
IO0
IO0
IO/VREF0
IO0
IO0
IO0
VCCIO0
IO0
IO0
VCC
GND
VCC
GND
IO/VREF0
VCCIO0
VCCIO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCIO1
GND
IO1
IO1
IO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
GND
IO1
IO/VREF1
IO1
IO1
VCCCNFG
Data
Config_Done
Reset
CY39200
IO0
IO0
IO0
IO0
IO/VREF0
IO0
IO0
IO0
VCCIO0
IO0
IO0
VCC
GND
VCC
GND
IO/VREF0
VCCIO0
VCCIO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCIO1
GND
IO1
IO1
IO1
IO/VREF1
IO1
IO1
IO1
IO1
VCCPRG
VCCIO1
GND
IO1
IO/VREF1
IO1
IO1
VCCCNFG
Data
Config_Done
Reset
Page 47 of 86