English
Language : 

39K30 Datasheet, PDF (64/86 Pages) Cypress Semiconductor – CPLDs at FPGA DensitiesTM
Table 13. 256 FBGA Pin Table (continued)
Pin
K12
K13
K14
K15
K16
L1
L2
L3
L4
L5
L6
L7
L8[19]
L9[19]
L10
L11
L12
L13
L14
L15
L16
M1
M2
M3
M4
M5
M6
M7
M8[19]
M9[19]
M10
M11
M12
M13
M14
M15
M16
N1
N2
N3
N4
N5
N6
N7
CY39030
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO1
NC
VCCIO1
IO/VREF1
VCCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/VREF4
VCCIO4
VCC
IO4
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO/VREF1
IO1
IO1
GND
MSEL
IO/VREF2
IO/VREF2
Document #: 38-03039 Rev. *H
CY39050
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO1
NC
VCCIO1
IO/VREF1
VCCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/VREF4
VCCIO4
VCC
IO4
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO/VREF1
IO1
IO1
GND
MSEL
IO/VREF2
IO/VREF2
Delta39K™ ISR™
CPLD Family
CY39100
IO4
IO/VREF4
VCCIO4
VCCPRG
IO4
IO1
VCC
VCCIO1
IO/VREF1
VCCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/VREF4
VCCIO4
VCC
IO4
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO/VREF1
IO1
IO1
GND
MSEL
IO/VREF2
IO/VREF2
Page 64 of 86