English
Language : 

SM320LF2407-EP Datasheet, PDF (103/112 Pages) Texas Instruments – DSP CONTROLLERS
SM320LF2407AĆEP
DSP CONTROLLERS
SGUS036B − JULY 2003 − REVISED OCTOBER 2003
peripheral register description (continued)
Table 18. LF240xA DSP Peripheral Register Description (Continued)
ADDR
0721Dh
0721Eh
0721Fh
07220h
07221h
07222h
07223h
07224h
07225h
07226h
07227h
07228h
07229h
0722Ah
0722Bh
0722Ch
0722Dh
0722Eh
0722Fh
07230h
to
073FFh
BIT 15
BIT 7
D15
D7
D15
D7
D15
D7
IDL−15
IDL−7
IDE
IDH−23
—
—
D15
D7
D15
D7
D15
D7
D15
D7
IDL−15
IDL−7
IDE
IDH−23
—
—
D15
D7
D15
D7
D15
D7
D15
D7
BIT 14
BIT 13
BIT 12
BIT 11
BIT 10
BIT 9
BIT 6
BIT 5
BIT 4
BIT 3
BIT 2
BIT 1
CONTROLLER AREA NETWORK (CAN) CONFIGURATION CONTROL REGISTERS (CONTINUED)
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
Message Object #4
IDL−14
IDL−13
IDL−12
IDL−11
IDL−10
IDL−9
IDL−6
IDL−5
IDL−4
IDL−3
IDL−2
IDL−1
AME
AAM
IDH−28
IDH−27
IDH−26
IDH−25
IDH−22
IDH−21
IDH−20
IDH−19
IDH−18
IDH−17
—
—
—
—
—
—
—
—
RTR
DLC3
DLC2
DLC1
Reserved
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
Message Object #5
IDL−14
IDL−13
IDL−12
IDL−11
IDL−10
IDL−9
IDL−6
IDL−5
IDL−4
IDL−3
IDL−2
IDL−1
AME
AAM
IDH−28
IDH−27
IDH−26
IDH−25
IDH−22
IDH−21
IDH−20
IDH−19
IDH−18
IDH−17
—
—
—
—
—
—
—
—
RTR
DLC3
DLC2
DLC1
Reserved
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
D14
D13
D12
D11
D10
D9
D6
D5
D4
D3
D2
D1
BIT 8
BIT 0
D8
D0
D8
D0
D8
D0
IDL−8
IDL−0
IDH−24
IDH−16
—
DLC0
D8
D0
D8
D0
D8
D0
D8
D0
IDL−8
IDL−0
IDH−24
IDH−16
—
DLC0
D8
D0
D8
D0
D8
D0
D8
D0
Illegal
Indicates change with respect to the F243/F241, C242 device register maps.
REG
MBX3B
MBX3C
MBX3D
MSGID4L
MSGID4H
MSGCTRL4
MBX4A
MBX4B
MBX4C
MBX4D
MSGID5L
MSGID5H
MSGCTRL5
MBX5A
MBX5B
MBX5C
MBX5D
• POST OFFICE BOX 1443 HOUSTON, TEXAS 77251−1443
103