English
Language : 

SM320LF2407-EP Datasheet, PDF (100/112 Pages) Texas Instruments – DSP CONTROLLERS
SM320LF2407AĆEP
DSP CONTROLLERS
SGUS036B − JULY 2003 − REVISED OCTOBER 2003
peripheral register description (continued)
Table 18. LF240xA DSP Peripheral Register Description (Continued)
ADDR
070ABh
070ACh
070ADh
070AEh
070AFh
070B0h
070B1h
070B2h
070B3h
070B4h
070B5h
070B6h
070B7h
070B8h
070B9h
to
070FFh
07100h
07101h
07102h
07103h
07104h
BIT 15
BIT 7
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
D9
D1
—
MD3
TA5
TRS5
RFP3
RMP3
—
ABO
—
BRP7
BIT 14
BIT 13
BIT 12
BIT 11
BIT 10
BIT 9
BIT 6
BIT 5
BIT 4
BIT 3
BIT 2
BIT 1
ANALOG-TO-DIGITAL CONVERTER (ADC) REGISTERS (CONTINUED)
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
00
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
D8
D7
D6
D5
D4
D3
D0
0
0
0
0
0
Reserved
Illegal
CONTROLLER AREA NETWORK (CAN) CONFIGURATION CONTROL REGISTERS
—
—
—
—
—
—
MD2
ME5
ME4
ME3
ME2
ME1
TA4
TA3
TA2
AA5
AA4
AA3
TRS4
TRS3
TRS2
TRR5
TRR4
TRR3
RFP2
RFP1
RFP0
RML3
RML2
RML1
RMP2
RMP1
RMP0
OPC3
OPC2
OPC1
—
SUSP
CCR
PDR
DBO
WUBA
STM
—
—
—
—
MBNR1
—
—
—
—
—
—
BRP6
BRP5
BRP4
BRP3
BRP2
BRP1
Indicates change with respect to the F243/F241, C242 device register maps.
BIT 8
BIT 0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
D2
0
—
ME0
AA2
TRR2
RML0
OPC0
CDR
MBNR0
—
BRP0
REG
RESULT3
RESULT4
RESULT5
RESULT6
RESULT7
RESULT8
RESULT9
RESULT10
RESULT11
RESULT12
RESULT13
RESULT14
RESULT15
MDER
TCR
RCR
MCR
BCR2
100
• POST OFFICE BOX 1443 HOUSTON, TEXAS 77251−1443