English
Language : 

HD64F3664BPV Datasheet, PDF (406/446 Pages) Renesas Technology Corp – Renesas 16-Bit Single-Chip Microcomputer
Appendix
A.4 Combinations of Instructions and Addressing Modes
Table A.5 Combinations of Instructions and Addressing Modes
Addressing Mode
Functions Instructions
Data
MOV
transfer
POP, PUSH
instructions MOVFPE,
BWL BWL BWL BWL BWL BWL B BWL BWL — — — —
— — — — — — — — — — — — WL
—————————————
MOVTPE
Arithmetic ADD, CMP
operations SUB
BWL BWL — — — — — — — — — — —
WL BWL — — — — — — — — — — —
ADDX, SUBX
B B ———————————
ADDS, SUBS
— L ———————————
INC, DEC
— BWL — — — — — — — — — — —
DAA, DAS
— B ———————————
MULXU,
— BW — — — — — — — — — — —
MULXS,
DIVXU,
DIVXS
NEG
— BWL — — — — — — — — — — —
EXTU, EXTS
— WL — — — — — — — — — — —
Logical
AND, OR, XOR
operations NOT
— BWL — — — — — — — — — — —
— BWL — — — — — — — — — — —
Shift operations
— BWL — — — — — — — — — — —
Bit manipulations
— B B ——— B ——————
Branching BCC, BSR
instructions JMP, JSR
—————————————
——
——————
——
RTS
————————
——
—
System
TRAPA
control
RTE
instructions SLEEP
————————————
————————————
————————————
LDC
B B WWWW—WW———
STC
— B WWWW—WW————
ANDC, ORC,
B ————————————
XORC
NOP
————————————
Block data transfer instructions — — — — — — — — — — — — BW
Rev. 6.00 Mar. 24, 2006 Page 376 of 412
REJ09B0142-0600