English
Language : 

MC908JB16DWE Datasheet, PDF (247/332 Pages) Freescale Semiconductor, Inc – Microcontrollers
Technical Data — MC68HC908JB16
Section 13. Clock Generator Module (CGM)
13.1 Contents
13.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
13.3 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .249
13.3.1 Reference Frequency Source (OSCXCLK) . . . . . . . . . . . . 250
13.3.2 Voltage Controlled Oscillator . . . . . . . . . . . . . . . . . . . . . . .250
13.3.3 Reference Divider. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 251
13.3.4 VCO Frequency Divider . . . . . . . . . . . . . . . . . . . . . . . . . . .251
13.3.5 Phase Detector. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .251
13.3.6 Phase Detector Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 251
13.3.7 Lock Detector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 251
13.4 I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
13.4.1
13.4.2
13.4.3
13.4.4
CGM Power Supply Pins (VDDA, VSSA0, VSSA1) . . . . . . . . 252
CGM1 Voltage Regulator Out (VREGA0). . . . . . . . . . . . . . . 252
CGM2 Voltage Regulator In (VREGA1) . . . . . . . . . . . . . . . . 252
External Filter Capacitor Pins (CGMXFC1, CGMXFC2) . . 253
13.4.5 CGM Clock Output Pins (CGMOUT1, CGMOUT2) . . . . . . 253
13.5 CGMXFC External Connections . . . . . . . . . . . . . . . . . . . . . . . 253
13.6 CGMOUT External Connections. . . . . . . . . . . . . . . . . . . . . . . 254
13.7 Calculation of VCO Frequency . . . . . . . . . . . . . . . . . . . . . . . . 254
13.8 Programming the PLL. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
13.9 CGM I/O Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
13.9.1 Bandwidth Control Register . . . . . . . . . . . . . . . . . . . . . . . . 256
13.9.2 VCO Control Register (PVCR) . . . . . . . . . . . . . . . . . . . . . . 256
13.9.3 VCO and Reference Divider Select Registers High . . . . . . 257
13.9.4 VCO Divider Select Register Low . . . . . . . . . . . . . . . . . . . 258
13.9.5 Reference Divider Select Register Low . . . . . . . . . . . . . . . 259
13.9.6 Phase Detector Control Register (PDCR) . . . . . . . . . . . . . 260
MC68HC908JB16 — Rev. 1.1
Freescale Semiconductor
Clock Generator Module (CGM)
Technical Data
247