English
Language : 

SM320F2808-EP Datasheet, PDF (22/118 Pages) Texas Instruments – Digital Signal Processors
SM320F2808-EP, SM320F2806-EP
SM320F2801-EP
Digital Signal Processors
SGLS316A – MARCH 2006 – REVISED FEBRUARY 2007
www.ti.com
Block Start
Address
0x00 0000
Data Space
Prog Space
M0 SARAM (1K y 16)
ÉÉÉÉÉ 0x00 0400
ÉÉÉÉÉÉÉÉÉÉ 0x00 0800
M1 SARAM (1K y 16)
Peripheral Frame 0
ÉÉÉÉÉÉÉÉÉÉ 0x00 0D00
ÉÉÉÉÉÉÉÉÉÉ 0x00 0E00
PIE Vector − RAM
(256 x 16)
(Enabled if ENPIE = 1)
ÉÉÉÉÉÉÉÉÉÉ 0x00 6000
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x00 7000
ÉÉÉÉÉ 0x00 8000
ÉÉÉÉÉÉÉÉÉÉ 0x00 9000
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x00 A000
Peripheral Frame 1
(protected)
Peripheral Frame 2
(protected)
L0 SARAM (0-wait)
(4k y 16, Secure Zone, Dual Mapped)
L1 SARAM (0-wait)
(4k y 16, Secure Zone, Dual Mapped)
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x3D 7800
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x3D 7C00
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x3F 0000
OTP
(1 K y 16, Secure Zone)
FLASH
(32 K y 16, Secure Zone)
0x3F 7FF8
0x3F 8000
ÉÉÉÉÉÉÉÉÉÉ 0x3F 9000
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x3F A000
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ 0x3F F000
128-bit Password
L0 SARAM (0-wait) (4k y 16,
Secure Zone, Dual Mapped)
L1 SARAM (0-wait) (4k y 16,
Secure Zone, Dual Mapped)
Boot ROM (4 K y 16)
0x3F FFC0
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉReserved
Vectors (32 y 32)
(enabled if VMAP = 1, ENPIE = 0)
A. Memory blocks are not to scale.
B. Peripheral Frame 0, Peripheral Frame 1, and Peripheral Frame 2 memory maps are restricted to data memory only.
User program cannot access these memory maps in program space.
C. “ Protected” means the order of Write followed by Read operations is preserved rather than the pipeline order.
D. Certain memory ranges are EALLOW protected against spurious writes after configuration.
Figure 3-3. F2806 Memory Map
22
Functional Overview
Submit Documentation Feedback