English
Language : 

SM320F2808-EP Datasheet, PDF (20/118 Pages) Texas Instruments – Digital Signal Processors
SM320F2808-EP, SM320F2806-EP
SM320F2801-EP
Digital Signal Processors
SGLS316A – MARCH 2006 – REVISED FEBRUARY 2007
3 Functional Overview
TINT0
TINT1
TINT2
32-bit CPU TIMER 0
32-bit CPU TIMER 1
32-bit CPU TIMER 2
PIE
(96 Interrupts)(A)
GPIOs
(35)
External Interrupt
32
Control
4
SCI-A/B
FIFO
16
SPI-A/B/C/D FIFO
2
I2C-A
FIFO
4
eCAN-A/B (32 mbox)
8
eQEP1/2
4
eCAP1/2/3/4
(4 timers 32-bit)
12
6
ePWM1/2/3/4/5/6
(12 PWM outputs,
6 trip zones,
6 timers 16-bit)
Memory Bus
INT14
INT[12:1]
NMI, INT13
C28x CPU
(100 MHz)
32
XCLKOUT
XRS
XCLKIN
X1
X2
System Control
(Oscillator, PLL,
Peripheral Clocking,
Low Power Modes,
WatchDog)
SYSCLKOUT
RS
CLKIN
ADCSOCA/B
SOCA/B
ÍÍÍ16 Channels
12-Bit ADC
ÍÍÍÍÍÍÍÍÍ Protected by the code-security module.
Peripheral Bus
A. 43 of the possible 96 interrupts are used on the devices.
B. Not available in F2801/9501
C. Not available in F2806 or F2801/9501
Figure 3-1. Functional Block Diagram
www.ti.com
Real-Time JTAG
(TDI, TDO, TRST, TCK,
7
TMS, EMU0, EMU1)
M0 SARAM
1 K y 16
M1 SARAM
ÉÉÉÉÉÉ 1 K y 16
ÉÉÉÉÉÉÉÉÉÉÉÉ L0 SARAM
4 K y 16
ÉÉÉÉÉÉ (0-wait)
L1 SARAM(B)
ÉÉÉÉÉÉ 4 K y 16
(0-wait)
ÉÉÉÉÉÉ H0 SARAM(C)
ÉÉÉÉÉÉ 8 K y 16
(0-wait)
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ ROM
32K x 16 (C2802)
ÉÉÉÉÉÉ 16K x 16 (C2801)
ÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉÉ FLASH
128K x 16 (F2809)
ÉÉÉÉÉÉ 64K x 16 (F2808)
32K x 16 (F2806)
ÉÉÉÉÉÉ 32K x 16 (F2802)
16K x 16 (F2801)
ÉÉÉÉÉÉ 16K x 16 (9501)
ÉÉÉÉÉÉ 16K x 16 (F2801x)
ÉÉÉÉÉÉÉÉÉÉÉÉ OTP(D)
ÉÉÉÉÉÉÉÉÉÉÉÉ 1K y 16
Boot ROM
4 K y16
(1-wait state)
20
Functional Overview
Submit Documentation Feedback