English
Language : 

AK4671_10 Datasheet, PDF (106/166 Pages) Asahi Kasei Microsystems – Stereo CODEC with MIC/RCV/HP-AMP
[AK4671]
SYNCA
1/fs2
BIC KA
(16bit Linear)
SDTOA
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
D15 D14
SDTIA
D on’t Care
(8bit A-Law/μ-Law)
SDTOA
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
Don’t Care
D15 D14
D7 D6
SDTIA
Don’t Care D7 D6 D5 D4 D3 D2 D1 D0
D on’t Care
Don’t Care D7 D6
Figure 87. Timing of Short Frame Sync (MSBSA bit = “1”, BCKPA bit = “1”)
SYNCA
1/fs2
BICKA
(16bit Linear)
SDTOA
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
SDTIA Don’t Care D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
(8bit A-Law/μ-Law)
SDTOA
D7 D6 D5 D4 D3 D2 D1 D0
Don’t Care
SDTIA Don’t Care D7 D6 D5 D4 D3 D2 D1 D0
Don’t Care
D15 D14 D13
D15 D14 D13
D7 D6 D5
D7 D6 D5
SYNCA
Figure 88. Timing of Long Frame Sync (MSBSA bit = “0”, BCKPA bit = “0”)
1/fs2
BICKA
(16bit Linear)
SDTOA
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
SDTIA Don’t Care D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
(8bit A-Law/μ-Law)
SDTOA
D7 D6 D5 D4 D3 D2 D1 D0
Don’t Care
SDTIA Don’t Care D7 D6 D5 D4 D3 D2 D1 D0
Don’t Care
D15 D14 D13
D15 D14 D13
D7 D6 D5
D7 D6 D5
Figure 89. Timing of Long Frame Sync (MSBSA bit = “0”, BCKPA bit = “1”)
MS0666-E-02
- 106 -
2010/06