English
Language : 

C517A_99 Datasheet, PDF (217/218 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C517A
Multiprocessor communication . . . 6-71
Operating modes. . . . . . . . 6-70 to 6-71
Registers . . . . . . . . . . . . . . . . . . . . 6-72
Serial interface 1. . . . . . . . . . 6-79 to 6-82
Baud rate generation. . . . . 6-81 to 6-82
Multiprocessor communication . . . 6-81
Operating modes. . . . . . . . . . . . . . 6-79
Registers . . . . . . . . . . . . . . . . . . . . 6-80
SETMSK. . . . . . . . . . . . . . . 3-13, 3-16, 6-29
SLR . . . . . . . . . . . . . . . . . . . . . . 3-18, 6-63
SM . . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-80
SM0 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-72
SM1 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-72
SM20 . . . . . . . . . . . . . . . . . . . . . 3-15, 6-72
SM21 . . . . . . . . . . . . . . . . . . . . . 3-15, 6-80
SMOD. . . . . . . . . . . . . . . . . . . . . 3-15, 6-73
SP. . . . . . . . . . . . . . . . . . . . . 2-4, 3-12, 3-15
Special Function Registers. . . . . . . . . . 3-11
Table - address ordered . . . . 3-15 to 3-18
Table - functional order. . . . . 3-12 to 3-14
SWDT. . . . . . . . . . . . . . . . . . . . . . 3-16, 8-3
SYSCON . . . . . . . . . . . . . . . 3-3, 3-14, 3-16
System clock output . . . . . . . . . . . 5-8 to 5-9
T
T0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-16
T1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-16
T2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-15
T2CM . . . . . . . . . . . . . . . . . . . . . 3-16, 6-42
T2CON . . 3-12, 3-13, 3-16, 6-26, 6-42, 7-10
T2EX . . . . . . . . . . . . . . . . . . . . . 3-15, 6-31
T2I0 . . . . . . . . . . . . . . . . . . . . . . 3-16, 6-27
T2I1 . . . . . . . . . . . . . . . . . . . . . . 3-16, 6-27
T2PS . . . . . . . . . . . . . . . . . . . . . 3-16, 6-27
T2PS1 . . . . . . . . . . . . . . . . . . . . 3-17, 6-27
T2R0. . . . . . . . . . . . . . . . . . . . . . 3-16, 6-27
T2R1. . . . . . . . . . . . . . . . . . . . . . 3-16, 6-27
TB80. . . . . . . . . . . . . . . . . . 3-15, 6-71, 6-72
TB81. . . . . . . . . . . . . . . . . . . . . . 3-15, 6-80
TCON . . . . . . . . . . . . . 3-12, 3-15, 6-16, 7-8
TF0 . . . . . . . . . . . . . . . . . . . . 3-15, 6-16, 7-8
TF1 . . . . . . . . . . . . . . . . . . . . 3-15, 6-16, 7-8
TF2 . . . . . . . . . . . . . . . . . . . 3-16, 6-27, 7-11
TH0. . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-15
TH1. . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-15
TH2. . . . . . . . . . . . . . . . . . . 3-13, 3-17, 6-28
TI0 . . . . . . . . . . . . . . . 3-15, 6-71, 6-72, 7-9
TI1 . . . . . . . . . . . . . . . . . . . . 3-15, 6-80, 7-9
Timer/counter. . . . . . . . . . . . . . . . . . . . 6-14
Compare timer . . . . . . . . . . . 6-33 to 6-36
Block diagram. . . . . . . . . . . . . . . . 6-35
Operating modes . . . . . . . 6-35 to 6-36
Registers . . . . . . . . . . . . . 6-33 to 6-34
Timer/counter 0 and 1 . . . . . 6-14 to 6-21
Mode 0, 13-bit timer/counter . . . . .6-18
Mode 1, 16-bit timer/counter. . . . . 6-19
Mode 2, 8-bit rel. timer/counter. . . 6-20
Mode 3, two 8-bit timer/counter . . 6-21
Registers . . . . . . . . . . . . . 6-15 to 6-17
Timer/counter 2 . . . . . . . . . . 6-26 to 6-32
Block diagram. . . . . . . . . . . . . . . . 6-30
Capture mode. . . . . . . . . . 6-45 to 6-46
Compare mode. . . . . . . . . 6-42 to 6-44
Concurrent compare mode 6-47 to 6-48
Event counter mode . . . . . . . . . . . 6-31
Gated timer mode. . . . . . . . . . . . . 6-31
Registers . . . . . . . . . . . . . 6-26 to 6-29
Reload mode . . . . . . . . . . . . . . . . 6-31
TL0. . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-15
TL1. . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-15
TL2. . . . . . . . . . . . . . . . . . . 3-13, 3-17, 6-28
TMOD . . . . . . . . . . . . . . . . 3-12, 3-15, 6-17
TR0 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-16
TR1 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-16
TxD0 . . . . . . . . . . . . . . . . . . . . . 3-16, 6-70
TxD1 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-18
U
Unprotected ROM verify timing . . . . . . . 4-9
W
Watchdog timer . . . . . . . . . . . . . . 8-1 to 8-5
Block diagram . . . . . . . . . . . . . . . . . . 8-1
Control/status flags . . . . . . . . . . . . . . 8-3
Input clock selection. . . . . . . . . . . . . . 8-2
Refreshing of the WDT. . . . . . . . . . . . 8-5
Reset operation . . . . . . . . . . . . . . . . . 8-5
Starting of the WDT . . . . . . . . . . . . . . 8-4
Time-out periods . . . . . . . . . . . . . . . . 8-2
WDT. . . . . . . . . . . . . . . . . . . . . . . 3-16, 8-3
WDTPSEL . . . . . . . . . . . . . . . . . . 3-15, 8-2
WDTREL . . . . . . . . . . . . . . . 3-14, 3-15, 8-2
WDTS . . . . . . . . . . . . . . . . . . . . . 3-16, 8-3
WR. . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-16
X
XPAGE . . . . . . . . . . . . . . . . 3-14, 3-15, 3-3
Semiconductor Group
10-5