English
Language : 

MC68HC908JB8 Datasheet, PDF (21/286 Pages) Motorola, Inc – MICROCONTROLLERS
List of Figures
Figure
Title
Page
9-19
9-20
9-21
9-22
9-23
9-24
9-25
9-26
9-27
9-28
9-29
9-30
9-31
9-32
USB Control Register 0 (UCR0) . . . . . . . . . . . . . . . . . . . . . . . 145
USB Control Register 1 (UCR1) . . . . . . . . . . . . . . . . . . . . . . . 146
USB Control Register 2 (UCR2) . . . . . . . . . . . . . . . . . . . . . . . 147
USB Control Register 3 (UCR3) . . . . . . . . . . . . . . . . . . . . . . . 149
USB Control Register 4 (UCR4) . . . . . . . . . . . . . . . . . . . . . . . 151
USB Status Register 0 (USR0). . . . . . . . . . . . . . . . . . . . . . . . 152
USB Status Register 1 (USR1). . . . . . . . . . . . . . . . . . . . . . . . 153
USB Endpoint 0 Data Registers (UE0D0–UE0D7). . . . . . . . . 154
USB Endpoint 1 Data Registers (UE1D0–UE1D7). . . . . . . . . 155
USB Endpoint 2 Data Registers (UE2D0–UE2D7). . . . . . . . . 156
OUT Token Data Flow for Receive Endpoint 0. . . . . . . . . . . . 158
SETUP Token Data Flow for Receive Endpoint 0 . . . . . . . . . 159
IN Token Data Flow for Transmit Endpoint 0 . . . . . . . . . . . . . 160
IN Token Data Flow for Transmit Endpoint 1 . . . . . . . . . . . . . 161
10-1
10-2
10-3
10-4
10-5
10-6
10-7
Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
Low-Voltage Monitor Mode Entry Flowchart. . . . . . . . . . . . . . 168
Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 170
Sample Monitor Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . 170
Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .170
Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
Monitor Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . .175
11-1
11-2
11-3
11-4
11-5
11-6
11-7
11-8
11-9
TIM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 179
TIM I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . .180
PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . . 184
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . . . . 190
TIM Counter Registers (TCNTH:TCNTL) . . . . . . . . . . . . . . . . 192
TIM Counter Modulo Registers (TMODH:TMODL). . . . . . . . . 193
TIM Channel Status and Control Registers (TSC0:TSC1) . . . 194
CHxMAX Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .197
TIM Channel Registers (TCH0H/L:TCH1H/L). . . . . . . . . . . . . 198
12-1 I/O Port Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .200
12-2 Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . . 202
12-3 Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . . . . 203
MC68HC908JB8•MC68HC08JB8•MC68HC08JT8 — Rev. 2.3
Freescale Semiconductor
List of Figures
Technical Data
21