English
Language : 

MC68HC908JB8 Datasheet, PDF (20/286 Pages) Motorola, Inc – MICROCONTROLLERS
List of Figures
Figure
Title
Page
8-4
8-5
8-6
8-7
8-8
8-9
8-10
8-11
8-12
8-13
8-14
8-15
8-16
8-17
8-18
8-19
8-20
External Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .98
Internal Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Sources of Internal Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Interrupt Entry . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Interrupt Recognition Example . . . . . . . . . . . . . . . . . . . . . . . . 107
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . 109
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Wait Recovery from Interrupt or Break . . . . . . . . . . . . . . . . . . 111
Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . 111
Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Stop Mode Recovery from Interrupt or Break . . . . . . . . . . . . . 113
Break Status Register (BSR) . . . . . . . . . . . . . . . . . . . . . . . . . 113
Reset Status Register (RSR) . . . . . . . . . . . . . . . . . . . . . . . . . 115
Break Flag Control Register (BFCR) . . . . . . . . . . . . . . . . . . . 116
9-1
9-2
9-3
9-4
9-5
9-6
9-7
9-8
9-9
9-10
9-11
9-12
9-13
9-14
9-15
9-16
9-17
9-18
USB I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . 120
USB Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Supported Transaction Types Per Endpoint. . . . . . . . . . . . . . 125
Supported USB Packet Types . . . . . . . . . . . . . . . . . . . . . . . . 126
Sync Pattern . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
SOP, Sync Signaling, and Voltage Levels . . . . . . . . . . . . . . . 127
EOP Transaction Voltage Levels . . . . . . . . . . . . . . . . . . . . . . 129
EOP Width Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
External Low-Speed Device Configuration . . . . . . . . . . . . . . . 132
Regulator Electrical Connections . . . . . . . . . . . . . . . . . . . . . . 133
Receiver Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
Differential Input Sensitivity Range. . . . . . . . . . . . . . . . . . . . . 135
Data Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
Data Signal Rise and Fall Time . . . . . . . . . . . . . . . . . . . . . . .136
USB Address Register (UADDR) . . . . . . . . . . . . . . . . . . . . . . 138
USB Interrupt Register 0 (UIR0) . . . . . . . . . . . . . . . . . . . . . . . 139
USB Interrupt Register 1 (UIR1) . . . . . . . . . . . . . . . . . . . . . . . 141
USB Interrupt Register 2 (UIR2) . . . . . . . . . . . . . . . . . . . . . . . 144
Technical Data
20
MC68HC908JB8•MC68HC08JB8•MC68HC08JT8 — Rev. 2.3
List of Figures
Freescale Semiconductor