English
Language : 

MC68HC08JB1 Datasheet, PDF (18/216 Pages) Motorola, Inc – Microcontrollers
Technical Data
18
Figure
Title
Page
8-12
8-13
8-14
8-15
8-16
8-17
8-18
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . . 90
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Wait Recovery from Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . . 92
Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Stop Mode Recovery from Interrupt . . . . . . . . . . . . . . . . . . . . . 93
Reset Status Register (RSR) . . . . . . . . . . . . . . . . . . . . . . . . . . 94
9-1
9-2
9-3
9-4
9-5
9-6
9-7
9-8
9-9
9-10
9-11
9-12
9-13
9-14
9-15
9-16
9-17
9-18
9-19
9-20
9-21
9-22
9-23
9-24
9-25
9-26
9-27
9-28
USB I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
USB Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Supported Transaction Types Per Endpoint. . . . . . . . . . . . . . 103
Supported USB Packet Types . . . . . . . . . . . . . . . . . . . . . . . . 104
Sync Pattern . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
SOP, Sync Signaling, and Voltage Levels . . . . . . . . . . . . . . . 105
EOP Transaction Voltage Levels . . . . . . . . . . . . . . . . . . . . . . 107
EOP Width Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
External Low-Speed Device Configuration . . . . . . . . . . . . . . . 110
Regulator Electrical Connections . . . . . . . . . . . . . . . . . . . . . . 111
Receiver Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Differential Input Sensitivity Range. . . . . . . . . . . . . . . . . . . . . 113
Data Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
Data Signal Rise and Fall Time . . . . . . . . . . . . . . . . . . . . . . .114
USB Address Register (UADDR) . . . . . . . . . . . . . . . . . . . . . . 116
USB Interrupt Register 0 (UIR0) . . . . . . . . . . . . . . . . . . . . . . . 117
USB Interrupt Register 1 (UIR1) . . . . . . . . . . . . . . . . . . . . . . . 118
USB Interrupt Register 2 (UIR2) . . . . . . . . . . . . . . . . . . . . . . . 121
USB Control Register 0 (UCR0) . . . . . . . . . . . . . . . . . . . . . . . 122
USB Control Register 1 (UCR1) . . . . . . . . . . . . . . . . . . . . . . . 123
USB Control Register 2 (UCR2) . . . . . . . . . . . . . . . . . . . . . . . 124
USB Control Register 3 (UCR3) . . . . . . . . . . . . . . . . . . . . . . . 126
USB Control Register 4 (UCR4) . . . . . . . . . . . . . . . . . . . . . . . 128
USB Status Register 0 (USR0). . . . . . . . . . . . . . . . . . . . . . . . 129
USB Status Register 2 (USR1). . . . . . . . . . . . . . . . . . . . . . . . 130
USB Endpoint 0 Data Register (UE0D0–UE0D7). . . . . . . . . . 131
USB Endpoint 1 Data Register (UE1D0–UE1D7). . . . . . . . . . 132
USB Endpoint 2 Data Register (UE2D0–UE2D7). . . . . . . . . . 133
MC68HC08JB1 — Rev. 2.1
Freescale Semiconductor