English
Language : 

MC68HC908BD48 Datasheet, PDF (20/290 Pages) Freescale Semiconductor, Inc – Microcontrollers
List of Figures
Technical Data
20
Figure
Title
Page
16-4 Sync Processor Input/Output Control Register (SPIOCR) . . . 219
16-5 Vertical Frequency High Register . . . . . . . . . . . . . . . . . . . . . . 221
16-6 Vertical Frequency Low Register . . . . . . . . . . . . . . . . . . . . . . 221
16-7 Hsync Frequency High Register . . . . . . . . . . . . . . . . . . . . . . . 223
16-8 Hsync Frequency Low Register . . . . . . . . . . . . . . . . . . . . . . . 223
16-9 Sync Processor Control Register 1 (SPCR1) . . . . . . . . . . . . . 225
16-10 H&V Sync Output Control Register (HVOCR) . . . . . . . . . . . . 226
17-1 Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . . 233
17-2 Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . . . . 234
17-3 Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 234
17-4 PWM Control Register 1 (PWMCR1) . . . . . . . . . . . . . . . . . . . 235
17-5 Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . . 236
17-6 Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . . 237
17-7 Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
17-8 PWM Control Register 1 (PWMCR1) . . . . . . . . . . . . . . . . . . . 238
17-9 Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . . . . 239
17-10 Data Direction Register C (DDRC) . . . . . . . . . . . . . . . . . . . . . 240
17-11 Port C I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
17-12 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . . 242
17-13 Data Direction Register D (DDRD) . . . . . . . . . . . . . . . . . . . . . 243
17-14 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
17-15 Port D Configuration Register (PDCR) . . . . . . . . . . . . . . . . . . 245
17-16 Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . . . . 247
17-17 Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . . . . 248
17-18 Port E I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 249
17-19 Configuration Register 0 (CONFIG0) . . . . . . . . . . . . . . . . . . . 250
18-1 IRQ Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 253
18-2 IRQ Status and Control Register (INTSCR) . . . . . . . . . . . . . . 256
19-1 COP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
19-2 Configuration Register 1 (CONFIG1) . . . . . . . . . . . . . . . . . . . 260
19-3 COP Control Register (COPCTL) . . . . . . . . . . . . . . . . . . . . . . 261
20-1 Break Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . 265
List of Figures
MC68HC908BD48 — Rev. 1.0
MOTOROLA