English
Language : 

MC68HC908BD48 Datasheet, PDF (18/290 Pages) Freescale Semiconductor, Inc – Microcontrollers
List of Figures
Technical Data
18
Figure
Title
Page
7-8
7-9
7-10
7-11
7-12
7-13
7-14
7-15
7-16
7-17
7-18
7-19
7-20
Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Interrupt Recognition Example . . . . . . . . . . . . . . . . . . . . . . . . 100
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . 103
Interrupt Status Register 2 (INT2). . . . . . . . . . . . . . . . . . . . . . 103
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Wait Recovery from Interrupt or Break . . . . . . . . . . . . . . . . . . 106
Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . 106
Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Stop Mode Recovery from Interrupt or Break . . . . . . . . . . . . . 107
SIM Break Status Register (SBSR) . . . . . . . . . . . . . . . . . . . . 108
SIM Reset Status Register (SRSR) . . . . . . . . . . . . . . . . . . . . 109
SIM Break Flag Control Register (SBFCR) . . . . . . . . . . . . . . 110
8-1 Oscillator External Connections . . . . . . . . . . . . . . . . . . . . . . . 112
9-1 Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
9-2 Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
9-3 Sample Monitor Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . 119
9-4 Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
9-5 Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
10-1
10-2
10-3
10-4
10-5
10-6
10-7
10-8
TIM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . . 132
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . . . . 137
TIM Counter Registers (TCNTH:TCNTL) . . . . . . . . . . . . . . . . 140
TIM Counter Modulo Registers (TMODH:TMODL). . . . . . . . . 141
TIM Channel Status and Control Registers (TSC0:TSC1) . . . 142
CHxMAX Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
TIM Channel Registers (TCH0H/L:TCH1H/L). . . . . . . . . . . . . 146
11-1 PWM Data Registers 0 to 15 (0PWM–15PWM) . . . . . . . . . . . 150
11-2 PWM Control Register 1 and 2 (PWMCR1:PWMCR2). . . . . . 151
11-3 8-Bit PWM Output Waveforms . . . . . . . . . . . . . . . . . . . . . . . . 152
12-1 ADC Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
List of Figures
MC68HC908BD48 — Rev. 1.0
MOTOROLA