English
Language : 

PIC32MX5XX_11 Datasheet, PDF (82/256 Pages) Microchip Technology – High-Performance, USB, CAN and Ethernet 32-bit Flash Microcontrollers
TABLE 4-13: UART1 THROUGH UART6 REGISTER MAP (CONTINUED)
Bits
31/15 30/14 29/13 28/12 27/11 26/10
25/9
24/8
23/7
22/6
21/5
20/4
19/3
18/2
17/1
16/0
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
6630 U6RXREG
15:0
—
—
—
—
—
—
—
RX8
Receive Register
6640 U6BRG(1) 31:16
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
15:0
BRG<15:0>
6800 U2MODE(1) 31:16
—
15:0 ON
—
—
—
—
—
FRZ
SIDL
IREN RTSMD
—
—
—
UEN<1:0>
—
WAKE
—
—
LPBACK ABAUD
—
RXINV
—
BRGH
—
—
PDSEL<1:0>
—
STSEL
6810 U2STA(1) 31:16
15:0
—
—
UTXISEL<1:0>
—
—
—
—
UTXINV URXEN UTXBRK UTXEN
—
ADM_EN
UTXBF TRMT
URXISEL<1:0>
ADDEN
ADDR<7:0>
RIDLE PERR
FERR
OERR URXDA
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
6820 U2TXREG
15:0
—
—
—
—
—
—
—
TX8
Transmit Register
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
6830 U2RXREG
15:0
—
—
—
—
—
—
—
RX8
Receive Register
6840 U2BRG(1) 31:16
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
15:0
BRG<15:0>
6A00 U5MODE(1) 31:16
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
15:0 ON
FRZ
SIDL
IREN
—
—
—
—
WAKE LPBACK ABAUD RXINV BRGH
PDSEL<1:0>
STSEL
6A10 U5STA(1) 31:16
15:0
—
—
UTXISEL<1:0>
—
—
—
—
UTXINV URXEN UTXBRK UTXEN
—
ADM_EN
UTXBF TRMT
URXISEL<1:0>
ADDEN
ADDR<7:0>
RIDLE PERR
FERR
OERR URXDA
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
6A20 U5TXREG
15:0
—
—
—
—
—
—
—
TX8
Transmit Register
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
6A30 U5RXREG
15:0
—
—
—
—
—
—
—
RX8
Receive Register
6A40 U5BRG(1) 31:16
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
15:0
BRG<15:0>
Legend:
x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Note 1: This register has corresponding CLR, SET and INV registers at its virtual address, plus an offset of 0x4, 0x8 and 0xC, respectively. See Section 12.1.1 “CLR, SET and INV Registers” for more information.
0000
0000
0000
0000
0000
0000
0000
0110
0000
0000
0000
0000
0000
0000
0000
0000
0000
0110
0000
0000
0000
0000
0000
0000