English
Language : 

PT7A6632 Datasheet, PDF (36/61 Pages) Pericom Semiconductor Corporation – PT7A6632 32-Channel HDLC Controller
Data Sheet
PT7A6632 32-Channel HDLC Controller
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Table 14. Receive Buffer Data Arrangement for Non-HDLC Bit-Oriented Signaling Channel
(Address)
7
i
i+1
i+2
i+7
(i+7)+1 X
(i+7)+2 X
(i+7)+3 X
(Contents)
0
Next Buffer Address = i or j
Remaining Descriptors
1
X
X
X
B1
A1
A13
1
X
X
X
B2
A2
A14
1
X
X
X
B3
A3
A15
(i+7)+11 X
(i+7)+12 X
(i+7)+13 X
(i+7)+14 X
(i+7)+15 X
(i+7)+16 X
(i+7)+17 X
1
X
X
X
B11
A11
A23
1
X
X
X
B12
A12
A1
1
X
X
X
B13
A13
A1
1
X
X
X
B14
A14
A2
1
X
X
X
B15
A15
A3
1
X
X
X
B16
A16
A4
1
X
X
X
B17
A17
A5
(i+7)+23 X
(i+7)+24 1
1
X
X
X
B23
A23
A11
0
Ys
0
1
1
1
A12
a. T1 Mode
(Address)
7
(Contents)
0
i
Next Buffer Address = i or j
i+1
i+2
Remaining Descriptors
i+7
(i+7)+1 D17
C17
B17
A17
D1
C1
B1
A1
(i+7)+2 D18
C18
B18
A18
D2
C2
B2
A2
(i+7)+3 D19
C19
B19
A19
D3
C3
B3
A3
(i+7)+11 D27
C27
B27
A27
D11
C11
B11
A11
(i+7)+12 D28
C28
B28
A28
D12
C12
B12
A12
(i+7)+13 D29
C29
B29
A29
D13
C13
B13
A13
(i+7)+14 C30
C30
B30
A30
D14
C14
B14
A14
(i+7)+15 D31
C31
B31
A31
D15
C15
B15
A15
(i+7)+16
1
1
Ys
1
0
0
0
0
b. CEPT PCM-30 Mode
PT019(05/02)
36
Ver:2