English
Language : 

TLK3114SA_13 Datasheet, PDF (5/66 Pages) Texas Instruments – 10-Gbps XAUI Transceiver
4−2 Transmit Template . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−4
4−3 Receive Template . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−4
4−4 Input Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−4
4−5 SSTL_2 Class 1/HSTL Output Timing Requirements . . . . . . . . . . . . . . . . 4−5
4−6 SSTL_2 Class 1/HSTL Data Input Timing Requirements . . . . . . . . . . . . . 4−5
4−7 MDIO Read/Write Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−6
4−8 High-Speed I/O Direct-Coupled Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−6
4−9 Example High-Speed I/O AC-Coupled Mode . . . . . . . . . . . . . . . . . . . . . . . 4−6
4−10 SSTL_2 Class 1 I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−7
4−11 HSTL I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4−7
List of Tables
Table
Title
Page
2−1
2−2
2−3
2−4
2−5
2−6
2−7
3−1
3−2
3−3
3−4
3−5
3−6
3−7
3−8
3−9
3−10
3−11
3−12
3−13
3−14
3−15
3−16
3−17
3−18
3−19
3−20
3−21
Clock Terminals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−2
Serial Side Data Terminals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−2
Parallel Data Terminals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−3
JTAG Test Port Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−4
Management Data Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−5
Miscellaneous Terminals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2−5
Voltage Supply and Reference Terminals . . . . . . . . . . . . . . . . . . . . . . . . . . 2−6
Operational Interface Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−1
Parallel Interface Clocking Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−1
Parallel Data Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−2
Valid K-codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−6
Valid XGMII Channel Encodings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−6
Receive Data Controls . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−7
Local and Remote Fault Sequences . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−9
IPG Management State Machine Notation . . . . . . . . . . . . . . . . . . . . . . . . . 3−14
Programmable Preemphasis . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−18
Device Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−19
MDIO Device Address . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−21
MDIO Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3−22
Control Register Bit Definitions (Register 0) . . . . . . . . . . . . . . . . . . . . . . . . 3−23
Status Register Bit Definitions (Register 1) . . . . . . . . . . . . . . . . . . . . . . . . . 3−23
PHY Identifier Bit Definitions (Register 2) . . . . . . . . . . . . . . . . . . . . . . . . . . 3−24
PHY Identifier Bit Definitions (Register 3) . . . . . . . . . . . . . . . . . . . . . . . . . . 3−24
Extended Status Register Bit Definitions (Register 15) . . . . . . . . . . . . . . . 3−24
Global Configuration Register Bit Definitions (Register 16) . . . . . . . . . . . 3−25
Channel A Configuration Registers Bit Definitions (Register 17) . . . . . . . 3−26
Channel B Configuration Registers Bit Definitions (Register 18) . . . . . . . 3−27
Channel C Configuration Registers Bit Definitions (Register 19) . . . . . . . 3−28
vi