English
Language : 

XC2V4000 Datasheet, PDF (222/311 Pages) Xilinx, Inc – Summary of Features
R
Virtex™-II Platform FPGAs: Pinout Information
Table 12: FF1152 BGA — XC2V3000, XC2V4000, XC2V6000, and XC2V8000
Bank
Pin Description
Pin Number
5
IO_L51N_5/VREF_5
AP29
5
IO_L51P_5
AP28
5
IO_L50N_5
AG21
5
IO_L50P_5
AG22
5
IO_L49N_5
AN29
5
IO_L49P_5
AN28
5
IO_L30N_5
AK24
5
IO_L30P_5
AK25
5
IO_L29N_5
AH23
5
IO_L29P_5
AH22
5
IO_L28N_5
AP31
5
IO_L28P_5
AP30
5
IO_L27N_5/VREF_5
AH24
5
IO_L27P_5
AH25
5
IO_L26N_5
AF22
5
IO_L26P_5
AF23
5
IO_L25N_5
AM27
5
IO_L25P_5
AM26
5
IO_L24N_5
AL27
5
IO_L24P_5
AL26
5
IO_L23N_5
AH26
5
IO_L23P_5
AJ25
5
IO_L22N_5
AN31
5
IO_L22P_5
AN30
5
IO_L21N_5/VREF_5
AK26
5
IO_L21P_5
AK27
5
IO_L20N_5
AG23
5
IO_L20P_5
AF24
5
IO_L19N_5
AM33
5
IO_L19P_5
AN32
5
IO_L06N_5
AJ27
5
IO_L06P_5
AJ26
5
IO_L05N_5/VRP_5
AE22
5
IO_L05P_5/VRN_5
AE23
5
IO_L04N_5
AM28
5
IO_L04P_5/VREF_5
AM29
No Connect in the XC2V3000
DS031-4 (v2.0) August 1, 2003
Product Specification
www.xilinx.com
1-800-255-7778
Module 4 of 4
136