English
Language : 

C515A_9708 Datasheet, PDF (182/182 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C515A
T2EX . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
T2I0 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
T2I1 . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
T2PS . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
T2R0. . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
T2R1. . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
TB8. . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-43
TCON . . . . . . . . . . . . . 3-12, 3-14, 6-16, 7-6
TF0 . . . . . . . . . . . . . . . . . . . . 3-14, 6-16, 7-6
TF1 . . . . . . . . . . . . . . . . . . . . 3-14, 6-16, 7-6
TF2 . . . . . . . . . . . . . . . . . . . . 3-15, 6-27, 7-8
TH0. . . . . . . . . . . . . . . . . . . 3-12, 3-14, 6-15
TH1. . . . . . . . . . . . . . . . . . . 3-12, 3-14, 6-15
TH2. . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-26
TI . . . . . . . . . . . . . . . . . . . . 3-14, 6-43, 7-10
Timer/counter . . . . . . . . . . . . . . 6-14 to 6-40
Timer/counter 0 and 1. . . . . . 6-14 to 6-21
Mode 0, 13-bit timer/counter . . . . . 6-18
Mode 1, 16-bit timer/counter . . . . . 6-19
Mode 2, 8-bit rel. timer/counter . . . 6-20
Mode 3, two 8-bit timer/counter. . . 6-21
Registers . . . . . . . . . . . . . . 6-15 to 6-17
Timer/counter 2. . . . . . . . . . . 6-22 to 6-40
Alternate port functions . . . . . . . . . 6-22
Block diagram . . . . . . . . . . . . . . . . 6-23
Capture function . . . . . . . . 6-39 to 6-40
Compare function . . . . . . . 6-31 to 6-36
Compare mode 0 . . . . . . . 6-31 to 6-34
Compare mode 1 . . . . . . . 6-35 to 6-36
Compare mode interrupts . . . . . . . 6-37
General operation . . . . . . . . . . . . . 6-29
Registers . . . . . . . . . . . . . . 6-24 to 6-28
Reload mode. . . . . . . . . . . . . . . . . 6-30
Timings
Data memory read cycle. . . . . . . . . 10-12
Data memory write cycle . . . . . . . . 10-13
External clock timing. . . . . . . . . . . . 10-13
Program memory read cycle. . . . . . 10-11
ROM verification mode 1 . . . . . . . . 10-14
ROM verification mode 2 . . . . . . . . 10-15
TL0 . . . . . . . . . . . . . . . . . . . 3-12, 3-14, 6-15
TL1 . . . . . . . . . . . . . . . . . . . 3-12, 3-14, 6-15
TL2 . . . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-26
TMOD. . . . . . . . . . . . . . . . . 3-12, 3-14, 6-17
TR0. . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-16
TR1. . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-16
TxD. . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-41
U
Unprotected ROM verify timing . . . . . . . 4-6
W
Watchdog timer . . . . . . . . . . . . . . 8-1 to 8-5
Block diagram . . . . . . . . . . . . . . . . . . 8-1
Control/status flags . . . . . . . . . . . . . . 8-3
Input clock selection. . . . . . . . . . . . . . 8-2
Refreshing of the WDT. . . . . . . . . . . . 8-5
Reset operation . . . . . . . . . . . . . . . . . 8-5
Starting of the WDT . . . . . . . . . . . . . . 8-4
Time-out periods . . . . . . . . . . . . . . . . 8-2
WDT. . . . . . . . . . . . . . . . . . . . . . . 3-14, 8-3
WDTPSEL . . . . . . . . . . . . . . . . . . 3-14, 8-2
WDTREL . . . . . . . . . . . . . . . 3-13, 3-14, 8-2
WDTS . . . . . . . . . . . . . . . . . . . . . 3-14, 8-3
WR. . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
X
XMAP0. . . . . . . . . . . . . . . . . . . . . 3-3, 3-14
XMAP1. . . . . . . . . . . . . . . . . . . . . 3-3, 3-14
XPAGE . . . . . . . . . . . . . . . . 3-5, 3-13, 3-14
XRAM operation . . . . . . . . . . . . 3-3 to 3-10
Access control . . . . . . . . . . . . . . . . . . 3-3
Accessing through DPTR. . . . . . . . . . 3-5
Accessing through R0/R1 . . . . . . . . . 3-5
Behaviour of P2/P0 . . . . . . . . . . . . . . 3-9
Reset operation . . . . . . . . . . . . . . . . . 3-9
Table - P0/P2 during MOVX instr. . . 3-10
XPAGE register . . . . . . . . . . . . . . . . . 3-5
Use of P2 as I/O port . . . . . . . . . . . 3-8
Write page address to P2 . . . . . . . . 3-6
Write page address to XPAGE . . . . 3-7
Semiconductor Group
11-4
1997-08-01