English
Language : 

C515A_9708 Datasheet, PDF (179/182 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C515A
11 Index
Note: Bold page numbers refer to the main definition
part of SFRs or SFR bits.
A
A/D converter . . . . . . . . . . . . . . 6-59 to 6-70
Calibration mechanisms . . . . . . . . . . 6-70
Clock selection . . . . . . . . . . . . . . . . . 6-65
Conversion time over system clock . 6-69
Conversion times . . . . . . . . . . . . . . . 6-68
Conversion timing . . . . . . . . . 6-66 to 6-69
General operation . . . . . . . . . . . . . . . 6-59
Registers. . . . . . . . . . . . . . . . 6-61 to 6-64
System clock relationship . . . . . . . . . 6-67
A/D converter characteristics . . 10-5 to 10-6
Absolute maximum ratings . . . . . . . . . . 10-1
AC . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-15
AC characteristics . . . . . . . . . 10-7 to 10-16
18 MHz timing. . . . . . . . . . . . 10-7 to 10-8
24 MHz timing. . . . . . . . . . . 10-9 to 10-10
Data memory read cycle. . . . . . . . . 10-12
Data memory write cycle . . . . . . . . 10-13
External clock timing. . . . . . . . . . . . 10-13
Program memory read cycle. . . . . . 10-11
AC Testing
Float waveforms . . . . . . . . . . . . . . . 10-16
Input/output waveforms . . . . . . . . . 10-16
ACC . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-15
ADCL . . . . . . . . . . . . . . . . . . . . . . . . . . 6-63
ADCON0 . 3-12, 3-13, 3-15, 5-8, 6-44, 6-62
ADCON1 . . . . . . . . . . . . . . 3-12, 3-15, 6-62
ADDATH. . . . . . . . . . . . . . . 3-12, 3-15, 6-61
ADDATL . . . . . . . . . . . . . . . 3-12, 3-15, 6-61
ADEX . . . . . . . . . . . . . . . . . . . . . 3-15, 6-62
ADM . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-62
ALE signal . . . . . . . . . . . . . . . . . . . . . . . 4-4
B
B . . . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-15
Basic CPU timing . . . . . . . . . . . . . . . . . . 2-4
BD . . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-44
Block diagram. . . . . . . . . . . . . . . . . . . . . 2-1
BSY . . . . . . . . . . . . . . . . . . . . . . 3-15, 6-62
C
C/T . . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-17
CCEN . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-28
CCH1 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CCH2 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CCH3 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CCL1 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CCL2 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CCL3 . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-31
CLK . . . . . . . . . . . . . . . . . . . . . . . 3-15, 5-8
CLKOUT . . . . . . . . . . . . . . . . . . . 3-14, 5-8
COCAH0 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAH1 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAH2 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAH3 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAL0 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAL1 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAL2 . . . . . . . . . . . . . . . . . . 3-15, 6-28
COCAL3 . . . . . . . . . . . . . . . . . . 3-15, 6-28
CPU
Accumulator . . . . . . . . . . . . . . . . . . . . 2-2
B register . . . . . . . . . . . . . . . . . . . . . . 2-3
Basic timing . . . . . . . . . . . . . . . . . . . . 2-4
Fetch/execute diagram. . . . . . . . . . . . 2-5
Functionality . . . . . . . . . . . . . . . . . . . . 2-2
Program status word . . . . . . . . . . . . . 2-2
Stack pointer . . . . . . . . . . . . . . . . . . . 2-3
CPU timing. . . . . . . . . . . . . . . . . . . . . . . 2-4
CRCH . . . . . . . . . . . . . . . . 3-12, 3-15, 6-26
CRCL . . . . . . . . . . . . . . . . . 3-12, 3-15, 6-26
CY . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-15
D
DC characteristics . . . . . . . . . . 10-2 to 10-4
Device Characteristics . . . . . . 10-1 to 10-17
DPH . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-14
DPL . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-14
E
EADC. . . . . . . . . . . . . . . . . . 3-14, 6-64, 7-5
EAL . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
EALE . . . . . . . . . . . . . . . . . . . . . . 3-14, 4-4
Emulation concept . . . . . . . . . . . . . . . . . 4-5
ES . . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
ET0 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
ET1 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
ET2 . . . . . . . . . . . . . . . . . . . 3-14, 6-27, 7-4
EWPD . . . . . . . . . . . . . . . . . . . . . 3-14, 9-2
EX0 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
EX1 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-4
EX2 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-5
EX3 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-5
EX4 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-5
EX5 . . . . . . . . . . . . . . . . . . . . . . . 3-14, 7-5
Semiconductor Group
11-1
1997-08-01