English
Language : 

C515A_9708 Datasheet, PDF (181/182 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C515A
P2 . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-14
P3 . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-14
P4 . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
P5 . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-16
P6 . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
Package information. . . . . . . . . . . . . . 10-17
Parallel I/O . . . . . . . . . . . . . . . . . 6-1 to 6-13
PCON . . . . . . . . . . . . . 3-13, 3-14, 6-44, 9-1
PCON1 . . . . . . . . . . . . . . . . . 3-13, 3-14, 9-2
PDE . . . . . . . . . . . . . . . . . . . . . . . 3-14, 9-1
PDS . . . . . . . . . . . . . . . . . . . . . . . 3-14, 9-1
Pin configuration. . . . . . . . . . . . . . . . . . . 1-4
Pin definitions and functions. . . . . 1-5 to 1-9
Ports . . . . . . . . . . . . . . . . . . . . . . 6-1 to 6-13
Alternate functions . . . . . . . . . . . . . . . 6-2
Loading and interfacing . . . . . . . . . . 6-12
Output driver circuitry . . . . . . . 6-9 to 6-10
Output/input sample timing . . . . . . . . 6-11
Read-modify-write operation. . . . . . . 6-13
Types and structures . . . . . . . . . . . . . 6-1
Port 0 circuitry . . . . . . . . . . . . . . . . . 6-5
Port 1/3/4/5 circuitry . . . . . . . . . . . . 6-6
Port 2 circuitry . . . . . . . . . . . . . . . . . 6-7
Standard I/O port circuitry . . . 6-3 to 6-4
Power down mode
by hardware . . . . . . . . . . . . . . 9-9 to 9-14
by software . . . . . . . . . . . . . . . . 9-6 to 9-8
Power saving modes . . . . . . . . . 9-1 to 9-14
Control registers . . . . . . . . . . . . 9-1 to 9-2
Hardware power down mode . 9-9 to 9-14
Reset timing . . . . . . . . . . . . . . . . . 9-11
Status of external pins. . . . . . . . . . . 9-9
Idle mode . . . . . . . . . . . . . . . . . 9-3 to 9-4
Slow down mode . . . . . . . . . . . . . . . . 9-5
Software power down mode . . . 9-6 to 9-8
Entry procedure. . . . . . . . . . . . . . . . 9-6
Exit (wake-up) procedure . . . . . . . . 9-7
State of pins . . . . . . . . . . . . . . . . . . . . 9-8
Power supply current . . . . . . . . . . . . . . 10-3
PSEN signal . . . . . . . . . . . . . . . . . . . . . . 4-3
PSW . . . . . . . . . . . . . . . . . . . 2-3, 3-12, 3-15
R
RB8 . . . . . . . . . . . . . . . . . . 3-14, 6-42, 6-43
RD . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
Recommended oscillator circuits . . . . 10-16
REN . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-43
Reset . . . . . . . . . . . . . . . . . . . . . . 5-1 to 5-5
Fast power-on reset . . . . . . . . . . . . . . 5-3
Hardware reset timing . . . . . . . . . . . . 5-5
Power-on reset timing . . . . . . . . . . . . 5-4
Reset circuitries . . . . . . . . . . . . . . . . . 5-2
RI . . . . . . . . . . . . . . . . . . . . 3-14, 6-43, 7-10
RMAP . . . . . . . . . . . . . . . . . . . . 3-11, 3-14
ROM protection . . . . . . . . . . . . . . 4-6 to 4-8
Protected ROM mode . . . . . . . . . . . . 4-7
Protected ROM verification example . 4-8
Protected ROM verify timing . . . . . . . 4-7
Unprotected ROM mode . . . . . . . . . . 4-6
RS0 . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-15
RS1 . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-15
RxD . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-41
S
SBUF . . . . . . . . . . . . 3-13, 3-14, 6-42, 6-43
SCON . . . . . . . 3-12, 3-13, 3-14, 6-43, 7-10
SD . . . . . . . . . . . . . . . . . . . . . . . . 3-14, 9-1
Serial interface (USART) . . . . . 6-41 to 6-58
Baudrate generation. . . . . . . . . . . . . 6-44
with internal baud rate generator . 6-46
with timer 1 . . . . . . . . . . . . . . . . . . 6-48
Multiprocessor communication. . . . . 6-42
Operating mode 0 . . . . . . . . 6-50 to 6-52
Operating mode 1 . . . . . . . . 6-53 to 6-55
Operating mode 2 and 3 . . . 6-56 to 6-58
Registers . . . . . . . . . . . . . . . 6-42 to 6-43
SM0 . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-43
SM1 . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-43
SM2 . . . . . . . . . . . . . . . . . . . . . . 3-14, 6-43
SMOD . . . . . . . . . . . . . . . . . . . . 3-14, 6-44
SP . . . . . . . . . . . . . . . . . . . . . . . 3-12, 3-14
Special Function Registers . . . . . . . . . 3-11
Access with RMAP. . . . . . . . . . . . . . 3-11
Table - address ordered. . . . 3-14 to 3-16
Table - functional order . . . . 3-12 to 3-13
SRELH. . . . . . . . . . . . . . . . 3-13, 3-15, 6-47
SRELL . . . . . . . . . . . . . . . . 3-13, 3-14, 6-47
SWDT . . . . . . . . . . . . . . . . . . . . . 3-14, 8-3
SYSCON . . 3-3, 3-11, 3-12, 3-13, 3-14, 4-4
System clock output. . . . . . . . . . . 5-8 to 5-9
T
T0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
T1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
T2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-14
T2CM . . . . . . . . . . . . . . . . . . . . . 3-15, 6-25
T2CON. . . . . . . . . . . . 3-12, 3-15, 6-25, 7-7
Semiconductor Group
11-3
1997-08-01