English
Language : 

MC68HC705P9 Datasheet, PDF (149/156 Pages) Motorola, Inc – HCMOS Microcontroller Unit 
Index
PB6/SDI pin . . . . . . . . . . . .77, 111, 113, 116
PB7/SCK pin . . . . . . . . . . .76, 111–112, 116
PB7SCK pin . . . . . . . . . . . . . . . . . . . . . . .111
PC[7:0] bits . . . . . . . . . . . . . . . . . . . . . . . . .79
PC3/AN3 pin . . . . . . . . . . . . . . . .79, 123, 128
PC4/AN2 pin . . . . . . . . . . . . . . . .79, 123, 128
PC5/AN1 pin . . . . . . . . . . . . . . . .79, 123, 128
PC6/AN0 pin . . . . . . . . . . . . . . . .79, 123, 128
PC7/VRH pin . . . . . . . . . . . . . . . . . . . .79, 123
PD5 bit . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
PD7 bit . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
PD7/TCAP pin . . . . . . . .27, 82, 93, 100–101
pin assignments . . . . . . . . . . . . . . . . . . . . .14
pin descriptions . . . . . . . . . . . . . . . . . . . . .13
pin functions . . . . . . . . . . . . . . . . . . . . . . . .15
port A . . . . . . . . . . . . . . . . . . . . . . . . . .17, 73
data direction register A (DDRA) . . . . .74
port A data register (PORTA) . . . . . . . .73
port B . . . . . . . . . . . . . . . . . . . . . . . . . .17, 76
data direction register B (DDRB) . . . . .77
port B data register (PORTB) . . . . . . . .76
port C . . . . . . . . . . . . . . . . . . . . . . . . . .17, 79
data direction register C (DDRC) . . . . .80
port C data register (PORTC) . . . . . . . .79
port D . . . . . . . . . . . . . . . . . . . . . . . . . .18, 82
data direction register D (DDRD) . . . . .83
port D data register (PORTD) . . . . . . . .82
ports . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .72
parallel I/O port register summary . . . . .72
port A . . . . . . . . . . . . . . . . . . . . . . . . . .73
port B . . . . . . . . . . . . . . . . . . . . . . . . . .76
port C . . . . . . . . . . . . . . . . . . . . . . . . . .79
port D . . . . . . . . . . . . . . . . . . . . . . . . . .82
power dissipation . . . . . . . . . . . . . . .128, 134
power supply (VDD) . . . . . . . . . . . . . . . .15, 30
power supply (VPP) . . . . . . . . . . . . . . . . . . .29
power-on reset . . . . . . . . . . . . . . . . . . . . . .56
program counter (PC) . . . . . . . .42, 45, 56, 62
programmable options
COP watchdog enable/disable . . . .12, 86
external interrupt pin triggering . . . .12, 31
SIOP data format . . . . . . . . . . . . .12, 110
Q
quartz window . . . . . . . . . . . . . . . . . . . . . .25
R
RAM
locations . . . . . . . . . . . . . . . . . . . . . . . .24
stack . . . . . . . . . . . . . . . . . . . . . . . . . . .24
Reading . . . . . . . . . . . . . . . . . . . . . . . . . .102
registers
ADC I/O register summary . . . . . . . . .123
CPU registers . . . . . . . . . . . . . . . . . . . .36
parallel I/O port register summary . . . .72
parallel I/O register summary . . . . . . . .21
SIOP I/O register summary . . . . . . . . .109
timer I/O register summary . . . . . . . . . .92
RESET pin . . . . . . . . . . . . . . . .17, 27, 56–58
reset sources
COP watchdog . . . . . . . . . . . . . . . . . . .56
power-on . . . . . . . . . . . . . . . . . . . . . . . .56
RESET pin . . . . . . . . . . . . . . . . . . . . . .56
reset vector . . . . . . . . . . . . . . . . . . . . . . . .56
resets . . . . . . . . . . . . . . . . . . . . . . . . . .55–56
COP watchdog reset . . . . . . . . . . .58, 86
COP watchdog reset operation . . . . . .86
external reset . . . . . . . . . . . . . . . . . . . .57
external reset timing . . . . . . . . . . . . . . .57
low-voltage protection reset . . . . . . . . .58
power-on reset (POR) . . . . . . . . . . . . .56
power-on reset (POR) timing . . . . . . . .57
reset sources . . . . . . . . . . . . . . . . . . . .56
reset/interrupt vector addresses . . . . . .63
resets and interrupts . . . . . . . . . . . . . . . . .55
S
serial input/output port . . . . . . . . . . . . . . .107
SIOP . . . . . . . . . . . . . . . . . . . . . . . . . . . .107
MOTOROLA
Index
149