English
Language : 

MC68HC908JL3E Datasheet, PDF (18/226 Pages) Motorola, Inc – Microcontrollers
List of Figures
Figure
Title
Page
7-8
7-9
7-10
7-11
7-12
7-13
7-14
7-15
7-16
7-17
7-18
7-19
7-20
7-21
7-22
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Interrupt Entry . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .89
Interrupt Recognition Example . . . . . . . . . . . . . . . . . . . . . . . . . 90
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . .92
Interrupt Status Register 2 (INT2). . . . . . . . . . . . . . . . . . . . . . .92
Interrupt Status Register 3 (INT3). . . . . . . . . . . . . . . . . . . . . . .93
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .95
Wait Recovery from Interrupt or Break . . . . . . . . . . . . . . . . . . . 95
Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . . 95
Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .96
Stop Mode Recovery from Interrupt or Break . . . . . . . . . . . . . . 97
Break Status Register (BSR) . . . . . . . . . . . . . . . . . . . . . . . . . . 97
Reset Status Register (RSR) . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Break Flag Control Register (BFCR) . . . . . . . . . . . . . . . . . . .100
8-1 X-tal Oscillator External Connections . . . . . . . . . . . . . . . . . . . 102
8-2 RC Oscillator External Connections . . . . . . . . . . . . . . . . . . . . 103
9-1 Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
9-2 Low-Voltage Monitor Mode Entry Flowchart. . . . . . . . . . . . . . 112
9-3 Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
9-4 Sample Monitor Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . 114
9-5 Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
9-6 Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
9-7 Monitor Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . 119
10-1
10-2
10-3
10-4
10-5
10-6
10-7
10-8
10-9
TIM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
TIM I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . . 128
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . . . . 134
TIM Counter Registers (TCNTH:TCNTL) . . . . . . . . . . . . . . . . 136
TIM Counter Modulo Registers (TMODH:TMODL). . . . . . . . . 137
TIM Channel Status and Control Registers (TSC0:TSC1) . . . 138
CHxMAX Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
TIM Channel Registers (TCH0H/L:TCH1H/L). . . . . . . . . . . . . 142
Technical Data
18
List of Figures
MC68H(R)C908JL3E/JK3E/JK1E — Rev. 2.0
MOTOROLA