English
Language : 

XC3S50A-4FTG256C Datasheet, PDF (84/132 Pages) Xilinx, Inc – Architectural and Configuration Overview
Pinout Descriptions
Table 69: Spartan-3A FT256 Pinout (XC3S700A,
Bank
XC3S700A
XC3S1400A
FT256
Ball
Type
1
IO_L20P_1/A18
E14
DUAL
1
IO_L22N_1/A21
D15
DUAL
1
IO_L22P_1/A20
D16
DUAL
1
IO_L23N_1/A23
D14
DUAL
1
IO_L23P_1/A22
E13
DUAL
1
IO_L24N_1/A25
C15
DUAL
1
IO_L24P_1/A24
C16
DUAL
1
IP_1/VREF_1
H12
VREF
1
IP_1/VREF_1
J14
VREF
1
IP_1/VREF_1
M13
VREF
1
IP_1/VREF_1
M14
VREF
1
VCCO_1
E15
VCCO
1
VCCO_1
J15
VCCO
1
VCCO_1
N15
VCCO
2
IO_L01N_2/M0
P4
DUAL
2
IO_L01P_2/M1
N4
DUAL
2
IO_L02N_2/CSO_B
T2
DUAL
2
IO_L02P_2/M2
R2
DUAL
2
IO_L03N_2/VS2
T3
DUAL
2
IO_L03P_2/RDWR_B
R3
DUAL
2
IO_L04N_2/VS0
P5
DUAL
2
IO_L04P_2/VS1
N6
DUAL
2
IO_L05N_2
R5
I/O
2
IO_L05P_2
T4
I/O
2
IO_L06N_2/D6
T6
DUAL
2
IO_L06P_2/D7
T5
DUAL
2
IO_L08N_2/D4
N8
DUAL
2
IO_L08P_2/D5
P7
DUAL
2
IO_L09N_2/GCLK13
T7
GCLK
2
IO_L09P_2/GCLK12
R7
GCLK
2
IO_L10N_2/GCLK15
T8
GCLK
2
IO_L10P_2/GCLK14
P8
GCLK
2
IO_L11N_2/GCLK1
P9
GCLK
2
IO_L11P_2/GCLK0
N9
GCLK
2
IO_L12N_2/GCLK3
T9
GCLK
2
IO_L12P_2/GCLK2
R9
GCLK
2
IO_L14N_2/MOSI/CSI_B
P10
DUAL
2
IO_L14P_2
T10
I/O
2
IO_L15N_2/DOUT
R11
DUAL
2
IO_L15P_2/AWAKE
T11 PWRMGT
Table 69: Spartan-3A FT256 Pinout (XC3S700A,
Bank
XC3S700A
XC3S1400A
FT256
Ball
2
IO_L16N_2
N11
2
IO_L16P_2
P11
2
IO_L17N_2/D3
P12
2
IO_L17P_2/INIT_B
T12
2
IO_L18N_2/D1
R13
2
IO_L18P_2/D2
T13
2
IO_L19N_2
P13
2
IO_L19P_2
N12
2
IO_L20N_2/CCLK
R14
2
IO_L20P_2/D0/DIN/MISO
T14
2
IP_2/VREF_2
M11
2
IP_2/VREF_2
M7
2
IP_2/VREF_2
M9
2
IP_2/VREF_2
N5
2
IP_2/VREF_2
P6
2
VCCO_2
R12
2
VCCO_2
R4
2
VCCO_2
R8
3
IO_L01N_3
C1
3
IO_L01P_3
C2
3
IO_L02N_3
D3
3
IO_L02P_3
D4
3
IO_L03N_3
E1
3
IO_L03P_3
D1
3
IO_L04N_3
F4
3
IO_L04P_3
E4
3
IO_L05N_3
E2
3
IO_L05P_3
E3
3
IO_L07N_3
G3
3
IO_L07P_3
F3
3
IO_L08N_3/VREF_3
G1
3
IO_L08P_3
F1
3
IO_L11N_3/LHCLK1
H1
3
IO_L11P_3/LHCLK0
G2
3
IO_L12N_3/IRDY2/LHCLK3
J3
3
IO_L12P_3/LHCLK2
H3
3
IO_L14N_3/LHCLK5
J1
3
IO_L14P_3/LHCLK4
J2
3
IO_L15N_3/LHCLK7
K1
3
IO_L15P_3/TRDY2/LHCLK6 K3
Type
I/O
I/O
DUAL
DUAL
DUAL
DUAL
I/O
I/O
DUAL
DUAL
VREF
VREF
VREF
VREF
VREF
VCCO
VCCO
VCCO
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
VREF
I/O
LHCLK
LHCLK
LHCLK
LHCLK
LHCLK
LHCLK
LHCLK
LHCLK
84
www.xilinx.com
DS529-4 (v2.0) August 19, 2010