English
Language : 

XC3S50A-4TQG144C Datasheet, PDF (81/132 Pages) Xilinx, Inc – Spartan-3A FPGA Family
Pinout Descriptions
Table 68: Spartan-3A FT256 Pinout (XC3S50A,
XC3S200A, XC3S400) (Continued)
Bank
XC3S50A
XC3S200A FT256
XC3S400A
Ball Type
2 IO_L01N_2/M0 IO_L01N_2/M0
P4 DUAL
2 IO_L01P_2/M1 IO_L01P_2/M1
N4 DUAL
2
IO_L02N_2/
CSO_B
IO_L02N_2/
CSO_B
T2 DUAL
2 IO_L02P_2/M2 IO_L02P_2/M2
R2 DUAL
2 IO_L04P_2/VS2 IO_L03N_2/VS2 T3 DUAL
2
IO_L03P_2/
RDWR_B
IO_L03P_2/
RDWR_B
R3 DUAL
2 IO_L04N_2/VS0 IO_L04N_2/VS0 P5 DUAL
2 IO_L03N_2/VS1 IO_L04P_2/VS1 N6 DUAL
2 IO_L06P_2
IO_L05N_2
R5
I/O
2 IO_L05P_2
IO_L05P_2
T4
I/O
2 IO_L06N_2/D6 IO_L06N_2/D6
T6 DUAL
2 IO_L05N_2/D7 IO_L06P_2/D7
T5 DUAL
2
N.C. (◆)
IO_L07N_2
P6
I/O
2
N.C. (◆)
IO_L07P_2
N7
I/O
2 IO_L08N_2/D4 IO_L08N_2/D4
N8 DUAL
2 IO_L08P_2/D5 IO_L08P_2/D5
P7 DUAL
2
N.C. (◆)
IO_L09N_2/
GCLK13
T7 GCLK
2
N.C. (◆)
IO_L09P_2/
GCLK12
R7 GCLK
2
IO_L10N_2/
GCLK15
IO_L10N_2/
GCLK15
T8 GCLK
2
IO_L10P_2/
GCLK14
IO_L10P_2/
GCLK14
P8 GCLK
2
IO_L11N_2/
GCLK1
IO_L11N_2/
GCLK1
P9 GCLK
2
IO_L11P_2/
GCLK0
IO_L11P_2/
GCLK0
N9 GCLK
2
IO_L12N_2/
GCLK3
IO_L12N_2/
GCLK3
T9 GCLK
2
IO_L12P_2/
GCLK2
IO_L12P_2/
GCLK2
R9 GCLK
2 N.C. (◆)
IO_L13N_2
M10
I/O
2 N.C. (◆)
IO_L13P_2
N10
I/O
2
IO_L14P_2/
MOSI/CSI_B
IO_L14N_2/
MOSI/CSI_B
P10 DUAL
2 IO_L14N_2
IO_L14P_2
T10
I/O
2
IO_L15N_2/
DOUT
IO_L15N_2/
DOUT
R11 DUAL
2
IO_L15P_2/
AWAKE
IO_L15P_2/
AWAKE
T11
PWR
MGMT
2 IO_L16N_2
IO_L16N_2
N11
I/O
2 IO_L16P_2
IO_L16P_2
P11
I/O
2 IO_L17N_2/D3 IO_L17N_2/D3
P12 DUAL
2
IO_L17P_2/
INIT_B
IO_L17P_2/
INIT_B
T12 DUAL
Table 68: Spartan-3A FT256 Pinout (XC3S50A,
XC3S200A, XC3S400) (Continued)
Bank
XC3S50A
XC3S200A FT256
XC3S400A Ball Type
2 IO_L20P_2/D1 IO_L18N_2/D1
R13 DUAL
2 IO_L18P_2/D2 IO_L18P_2/D2
T13 DUAL
2
N.C. (◆)
IO_L19N_2
P13
I/O
2
N.C. (◆)
IO_L19P_2
N12
I/O
2
IO_L20N_2/
CCLK
IO_L20N_2/
CCLK
R14 DUAL
2
IO_L18N_2/D0/ IO_L20P_2/D0/
DIN/MISO
DIN/MISO
T14 DUAL
2 IP_2
IP_2
L7 INPUT
2 IP_2
IP_2
L8 INPUT
2
IP_2/VREF_2
IP_2/VREF_2
L9 VREF
2
IP_2/VREF_2
IP_2/VREF_2
L10 VREF
2
IP_2/VREF_2
IP_2/VREF_2
M7 VREF
2
IP_2/VREF_2
IP_2/VREF_2
M8 VREF
2
IP_2/VREF_2
IP_2/VREF_2
M11 VREF
2
IP_2/VREF_2
IP_2/VREF_2
N5 VREF
2 VCCO_2
VCCO_2
M9 VCCO
2 VCCO_2
VCCO_2
R4 VCCO
2 VCCO_2
VCCO_2
R8 VCCO
2 VCCO_2
VCCO_2
R12 VCCO
3 IO_L01N_3
IO_L01N_3
C1
I/O
3 IO_L01P_3
IO_L01P_3
C2
I/O
3 IO_L02N_3
IO_L02N_3
D3
I/O
3 IO_L02P_3
IO_L02P_3
D4
I/O
3 IO_L03N_3
IO_L03N_3
E1
I/O
3 IO_L03P_3
IO_L03P_3
D1
I/O
3
N.C. (◆)
IO_L05N_3
E2
I/O
3
N.C. (◆)
IO_L05P_3
E3
I/O
3 N.C. (◆)
IO_L07N_3
G4
I/O
3 N.C. (◆)
IO_L07P_3
F3
I/O
3
IO_L08N_3/
VREF_3
IO_L08N_3/
VREF_3
G1 VREF
3 IO_L08P_3
IO_L08P_3
F1
I/O
3 N.C. (◆)
IO_L09N_3
H4
I/O
3 N.C. (◆)
IO_L09P_3
G3
I/O
3 N.C. (◆)
IO_L10N_3
H5
I/O
3 N.C. (◆)
IO_L10P_3
H6
I/O
3
IO_L11N_3/
LHCLK1
IO_L11N_3/
LHCLK1
H1 LHCLK
3
IO_L11P_3/
LHCLK0
IO_L11P_3/
LHCLK0
G2 LHCLK
3
IO_L12N_3/
IO_L12N_3/
IRDY2/LHCLK3 IRDY2/LHCLK3
J3 LHCLK
3
IO_L12P_3/
LHCLK2
IO_L12P_3/
LHCLK2
H3 LHCLK
DS529-4 (v2.0) August 19, 2010
www.xilinx.com
81