English
Language : 

XC3S200A-4VQG100C Datasheet, PDF (110/132 Pages) Xilinx, Inc – Architectural and Configuration Overview
Pinout Descriptions
Table 83: Spartan-3A FG484 Pinout(Continued)
Bank
Pin Name
FG484
Ball
Type
0
IO_L30P_0
E9
I/O
0
IO_L31N_0
B4
I/O
0
IO_L31P_0
A4
I/O
0
IO_L32N_0
D5
I/O
0
IO_L32P_0
C5
I/O
0
IO_L33N_0
B3
I/O
0
IO_L33P_0
A3
I/O
0
IO_L34N_0
F8
I/O
0
IO_L34P_0
E7
I/O
0
IO_L35N_0
E6
I/O
0
IO_L35P_0
F7
I/O
0
IO_L36N_0/PUDC_B
A2
DUAL
0
IO_L36P_0/VREF_0
B2
VREF
0
IP_0
E16 INPUT
0
IP_0
E8
INPUT
0
IP_0
F10 INPUT
0
IP_0
F12 INPUT
0
IP_0
F16 INPUT
0
IP_0
G10 INPUT
0
IP_0
G11 INPUT
0
IP_0
G12 INPUT
0
IP_0
G13 INPUT
0
IP_0
G14 INPUT
0
IP_0
G15 INPUT
0
IP_0
G16 INPUT
0
IP_0
G7 INPUT
0
IP_0
G9 INPUT
0
IP_0
H10 INPUT
0
IP_0
H13 INPUT
0
IP_0
H14 INPUT
0
IP_0/VREF_0
G8
VREF
0
IP_0/VREF_0
H12 VREF
0
IP_0/VREF_0
H9
VREF
0
VCCO_0
B10 VCCO
0
VCCO_0
B14 VCCO
0
VCCO_0
B18 VCCO
0
VCCO_0
B5
VCCO
0
VCCO_0
F14 VCCO
0
VCCO_0
F9
VCCO
1
IO_L01N_1/LDC2
Y21 DUAL
Table 83: Spartan-3A FG484 Pinout(Continued)
Bank
Pin Name
FG484
Ball
Type
1
IO_L01P_1/HDC
AA22 DUAL
1
IO_L02N_1/LDC0
W20 DUAL
1
IO_L02P_1/LDC1
W19 DUAL
1
IO_L03N_1/A1
T18
DUAL
1
IO_L03P_1/A0
T17 DUAL
1
IO_L05N_1
W21
I/O
1
IO_L05P_1
Y22
I/O
1
IO_L06N_1
V20
I/O
1
IO_L06P_1
V19
I/O
1
IO_L07N_1
V22
I/O
1
IO_L07P_1
W22
I/O
1
IO_L09N_1
U21
I/O
1
IO_L09P_1
U22
I/O
1
IO_L10N_1
U19
I/O
1
IO_L10P_1
U20
I/O
1
IO_L11N_1
T22
I/O
1
IO_L11P_1
T20
I/O
1
IO_L13N_1
T19
I/O
1
IO_L13P_1
R20
I/O
1
IO_L14N_1
R22
I/O
1
IO_L14P_1
R21
I/O
1
IO_L15N_1/VREF_1
P22 VREF
1
IO_L15P_1
P20
I/O
1
IO_L17N_1/A3
P18 DUAL
1
IO_L17P_1/A2
R19 DUAL
1
IO_L18N_1/A5
N21 DUAL
1
IO_L18P_1/A4
N22 DUAL
1
IO_L19N_1/A7
N19 DUAL
1
IO_L19P_1/A6
N20 DUAL
1
IO_L20N_1/A9
N17 DUAL
1
IO_L20P_1/A8
N18 DUAL
1
IO_L21N_1/RHCLK1
L22 RHCLK
1
IO_L21P_1/RHCLK0
M22 RHCLK
1
IO_L22N_1/TRDY1/RHCLK3
L20 RHCLK
1
IO_L22P_1/RHCLK2
L21 RHCLK
1
IO_L24N_1/RHCLK5
M20 RHCLK
1
IO_L24P_1/RHCLK4
M18 RHCLK
1
IO_L25N_1/RHCLK7
K19 RHCLK
1
IO_L25P_1/IRDY1/RHCLK6
K20 RHCLK
1
IO_L26N_1/A11
J22
DUAL
110
www.xilinx.com
DS529-4 (v2.0) August 19, 2010