English
Language : 

NT5DS4M32EG Datasheet, PDF (2/46 Pages) NanoAmp Solutions, Inc. – 1M × 32 Bits × 4 Banks Double Data Rate Synchronous RAM With Bi-Directional Data Strobe and DLL
NanoAmp Solutions, Inc.
Figure 1: PIN CONFIGURATION (Top View)
NT5DS4M32EG
Advance Information
1
2
3
4
5
6
7
8
9
10
11
12
A
DQS0
DM0
VSSQ
DQ3
DQ2
DQ0
DQ31
DQ29
DQ28
VSSQ
DM3
DQS3
B
DQ4
VDDQ
NC
VDDQ
DQ1
VDDQ VDDQ DQ30
VDDQ
NC
VDDQ DQ27
C
DQ6
DQ5
VSSQ
VSSQ
VSSQ
VDD
VDD
VSSQ
VSSQ
VSSQ
DQ26
DQ25
D
DQ7
VDDQ
VDD
VSS
VSSQ
VSS
VSS
VSSQ
VSS
VDD
VDDQ DQ24
E
DQ17
DQ16
VDDQ
VSSQ
VSS
VSS
VSS
VSS
Thermal Thermal Thermal Thermal
VSSQ
VDDQ
DQ15
DQ14
F
DQ19
DQ18
VDDQ
VSSQ
VSS
VSS
VSS
VSS
Thermal Thermal Thermal Thermal
VSSQ
VDDQ
DQ13
DQ12
G
DQS2
DM2
NC
VSSQ
VSS
VSS
VSS
VSS
Thermal Thermal Thermal Thermal
VSSQ
NC
DM1
DQS1
H
DQ21
DQ20
VDDQ
VSSQ
VSS
VSS
VSS
VSS
Thermal Thermal Thermal Thermal
VSSQ
VDDQ
DQ11
DQ10
J
DQ22
DQ23
VDDQ
VSSQ
VSS
VSS
VSS
VSS
VSSQ
VDDQ
DQ9
DQ8
K
/CAS
/WE
VDD
VSS
A10
VDD
VDD
RFU1
VSS
VDD
NC
NC
L
/RAS
NC
NC
BA1
A2
A11
A9
A5
RFU2
CK
/CK
MCL
M
/CS
NC
BA0
A0
A1
A3
A4
A6
A7
A8/AP
CKE
VREF
NOTE:
1. RFU1 is reserved for A12
2. RFU2 is reserved for BA2
3. VSS Thermal balls are optional
Table 1: PIN Description
CK, /CK
CKE
/CS
/RAS
/CAS
/WE
DQS
DM
RFU
Differential Clock Input
Clock Enable
Chip Select
Row Address Strobe
Column Address Strobe
Write Enable
Data Strobe
Data Mask
Reserved for Future Use
BA0, BA1
A0 ~ A11
DQ0 ~ DQ31
VDD
VSS
VDDQ
VSSQ
MCL
Bank Select Address
Address Input
Data Input/Output
Power
Ground
Power for DQ’s
Ground for DQ’s
NC
Doc # 14-02-045 Rev A ECN 01-1118
2
The specifications of this device are subject to change without notice. For latest documentation see http://www.nanoamp.com.