English
Language : 

MC9328MXS Datasheet, PDF (69/72 Pages) List of Unclassifed Manufacturers – Advance Information
4 Pin-Out and Package Information
Table 34 illustrates the package pin assignments for the 225-contact PBGA package.
Table 34. i.MX 225 PBGA Pin Assignments
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
A PB13
SSI1_
SSI1_
USBD_ USBD_ USBD_VM SSI0_ SSI0_ SPI1_RDY
SPI1_
REV
PS
LD2
LD4
LD5
RXCLK TXCLK
ROE SUSPND
RXFS TXCLK
SCLK
B PB11
PB12
SSI1_
USBD_ USBD_ USBD_
SSI0_ UART1_ SPI1_SS
LSCLK
SPL_
LD0
LD3
LD6
LD7
RXDAT
AFE
RCV
VMO
RXDAT TXD
SPR
C D31
PB8
SSI1_
SSI1_
PB10
USBD_ UART2_ SSI0_
UART1_ CONTRAST VSYNC
LD8
LD9
RXFS
TXFS
VPO
RXD
TXFS
RTS
LD12
NVDD2
D A23
A24
PB9
SSI1_
NVDD1
USBD_ QVDD4 UART2_ NVDD3
TXDAT
VP
TXD
SPI1_
MOSI
HSYNC LD1
LD11
TOUT2
LD13
E A21
A22
D30
D29
NVDD1
QVSS UART2_ UART1_ UART1_
SPI1_
OE_
LD10
TIN
PA4
PA3
RTS
RXD
CTS
MISO
ACD
F A20
A19
D28
D27
NVDD1 NVDD1 UART2_ SSI0_
SSI0_
CLS
QVDD3 LD14
LD15
PA6
PA8
CTS
RXCLK
TXDAT
G A17
A18
D26
D25
NVDD1
NVSS
NVDD4 NVSS
NVSS
QVSS
PWMO PA7
PA11
PA13
PA9
H A15
A16
D23
D24
D22
NVSS
NVSS NVSS
NVSS
NVDD2
PA5
PA12
PA14
I2C_DATA
TMS
J A14
A12
D21
D20
NVDD1
NVSS
NVSS QVDD1
NVSS
PA10
I2C_
CLK
TCK
TDO
BOOT1
BOOT0
K A13
A11
CS2
D19
NVDD1
NVSS
QVSS NVDD1
NVSS
D1
BOOT2
TDI
BIG_
RESET_
XTAL32K
ENDIAN
OUT
L A10
A9
D17
D18
NVDD1 NVDD1
CS5
D2
ECB
NVSS
NVSS
POR
QVSS
XTAL16M EXTAL32K
M D16
D15
D13
D10
EB3
NVDD1
CS4
CS1
BCLK1
RW
NVSS BOOT3 QVDD2 RESET_IN EXTAL16M
N
A8
A7
D12
EB0
D9
D8
CS3
CS0
PA17
D0
DQM2 DQM0 SDCKE0 TRISTATE
TRST
P D14
A5
A4
A3
A2
A1
D6
D5
MA10
MA11
DQM1
RAS SDCKE1
CLKO
RESETSF2
R
A6
D11
EB1
EB2
OE
D7
A0
SDCLK2
D4
LBA
D3
1. Burst Clock
2. These signals are not used on the MC9328MXS and should be floated in an actual application.
DQM3
CAS
SDWE
AVDD1