English
Language : 

MT40A256M16GE-075E Datasheet, PDF (168/365 Pages) Micron Technology – Temperature controlled refresh (TCR)
4Gb: x4, x8, x16 DDR4 SDRAM
CRC Write Data Feature
Table 56: CRC Data Mapping for x16 Devices, BL8
Func-
Transfer
tion
0
1
2
3
4
5
6
7
8
9
DQ0 D0
D1
D2
D3
D4
D5
D6
D7 CRC0 1
DQ1 D8
D9 D10 D11 D12 D13 D14 D15 CRC1 1
DQ2 D16 D17 D18 D19 D20 D21 D22 D23 CRC2 1
DQ3 D24 D25 D26 D27 D28 D29 D30 D31 CRC3 1
DQ4 D32 D33 D34 D35 D36 D37 D38 D39 CRC4 1
DQ5 D40 D41 D42 D43 D44 D45 D46 D47 CRC5 1
DQ6 D48 D49 D50 D51 D52 D53 D54 D55 CRC6 1
DQ7 D56 D57 D58 D59 D60 D61 D62 D63 CRC7 1
LDM_n/ D64 D65 D66 D67 D68 D69 D70 D71
1
1
LDBI_n
DQ8 D72 D73 D74 D75 D76 D77 D78 D79 CRC8 1
DQ9 D80 D81 D82 D83 D84 D85 D86 D87 CRC9 1
DQ10 D88 D89 D90 D91 D92 D93 D94 D95 CRC10 1
DQ11 D96 D97 D98 D99 D100 D101 D102 D103 CRC11 1
DQ12 D104 D105 D106 D107 D108 D109 D110 D111 CRC12 1
DQ13 D112 D113 D114 D115 D116 D117 D118 D119 CRC13 1
DQ14 D120 D121 D122 D123 D124 D125 D126 D127 CRC14 1
DQ15 D128 D129 D130 D131 D132 D133 D134 D135 CRC15 1
UDM_n/ D136 D137 D138 D139 D140 D141 D142 D143 1
1
UDBI_n
CRC Enabled With BC4
If CRC and BC4 are both enabled, then address bit A2 is used to transfer critical data
first for BC4 writes.
CRC with BC4 Data Bit Mapping
For a x4 device, the CRC tree inputs are 16 data bits, and the inputs for the remaining
bits are 1.
When A2 = 1, data bits D[7:4] are used as inputs for D[3:0], D[15:12] are used as inputs to
D[11:8], and so forth, for the CRC tree.
Table 57: CRC Data Mapping for x4 Devices, BC4
Transfer
Function
0
1
2
3
4
5
6
7
8
9
A2 = 0
DQ0
D0
D1
D2
D3
1
1
1
1
CRC0 CRC4
DQ1
D8
D9
D10
D11
1
1
1
1
CRC1 CRC5
DQ2
D16
D17
D18
D19
1
1
1
1
CRC2 CRC6
09005aef84af6dd0
4gb_ddr4_dram.pdf - Rev. G 1/17 EN
168
Micron Technology, Inc. reserves the right to change products or specifications without notice.
‹ 2014 Micron Technology, Inc. All rights reserved.