English
Language : 

M14D1G1664A-2S Datasheet, PDF (3/65 Pages) Elite Semiconductor Memory Technology Inc. – Internal pipelined double-data-rate architecture; two data access per clock cycle
ESMT
(Preliminary)
Ball Configuration (Top View)
M14D1G1664A (2S)
Automotive Grade
(BGA84, 8mmX12.5mmX1.2mm Body, 0.8mm Ball Pitch)
1
2
3
A VDD
NC
VSS
B DQ14 VSSQ UDM
C VDDQ DQ9 VDDQ
D DQ12 VSSQ DQ11
E VDD
NC
VSS
F DQ6 VSSQ LDM
G VDDQ DQ1 VDDQ
H DQ4 VSSQ DQ3
J VDDL VREF VSS
K
CKE WE
L BA2 BA0 BA1
M
A10
A1
N VSS
A3
A5
P
A7
A9
R VDD A12
NC
7
VSSQ
8
UDQS
9
VDDQ
UDQS VSSQ DQ15
VDDQ DQ8 VDDQ
DQ10 VSSQ DQ13
VSSQ LDQS VDDQ
LDQS VSSQ DQ7
VDDQ DQ0 VDDQ
DQ2 VSSQ DQ5
VSSDL CLK VDD
RAS CLK ODT
CAS CS
A2
A0 VDD
A6
A4
A11 A8 VSS
NC
NC
Elite Semiconductor Memory Technology Inc.
Publication Date : Jul. 2014
Revision : 0.1
3/65