English
Language : 

XC2VP2 Datasheet, PDF (259/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 11: FF1148 — XC2VP40 and XC2VP50
Bank
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Pin Description
IO_L43N_0
IO_L43P_0
IO_L44N_0
IO_L44P_0
IO_L45N_0
IO_L45P_0/VREF_0
IO_L46N_0
IO_L46P_0
IO_L47N_0
IO_L47P_0
IO_L48N_0
IO_L48P_0
IO_L49N_0
IO_L49P_0
IO_L50_0/No_Pair
IO_L53_0/No_Pair
IO_L54N_0
IO_L54P_0
IO_L55N_0
IO_L55P_0
IO_L56N_0
IO_L56P_0
IO_L57N_0
IO_L57P_0/VREF_0
IO_L66N_0
IO_L66P_0/VREF_0
IO_L67N_0
IO_L67P_0
IO_L68N_0
IO_L68P_0
IO_L69N_0
IO_L69P_0/VREF_0
IO_L73N_0
IO_L73P_0
IO_L74N_0/GCLK7P
IO_L74P_0/GCLK6S
IO_L75N_0/GCLK5P
IO_L75P_0/GCLK4S
Pin Number
B22
C22
K21
L21
G21
H21
E21
F21
K20
L20
C21
D21
A21
B21
G20
H19
E20
F20
C20
D19
K19
L19
A20
B20
F19
G19
B19
C19
H18
J18
F18
G18
D18
E18
K18
L18
B18
C18
No Connects
XC2VP40
XC2VP50
NC
NC
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
131