English
Language : 

XC2VP2 Datasheet, PDF (163/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
Pin Description
IO_L49N_3
IO_L49P_3
IO_L48N_3
IO_L48P_3
IO_L47N_3
IO_L47P_3
IO_L45N_3/VREF_3
IO_L45P_3
IO_L43N_3
IO_L43P_3
IO_L42N_3
IO_L42P_3
IO_L41N_3
IO_L41P_3
IO_L39N_3/VREF_3
IO_L39P_3
IO_L37N_3
IO_L37P_3
IO_L36N_3
IO_L36P_3
IO_L35N_3
IO_L35P_3
IO_L33N_3/VREF_3
IO_L33P_3
IO_L31N_3
IO_L31P_3
IO_L24N_3
IO_L24P_3
IO_L23N_3
IO_L23P_3
IO_L06N_3
IO_L06P_3
IO_L05N_3
IO_L05P_3
IO_L03N_3/VREF_3
Pin Number
T24
U24
U23
U22
T19
U19
V26
V25
V24
V23
V22
V21
V20
V19
W26
W25
W21
W20
Y26
Y25
Y24
Y23
W22
Y22
AA26
AA25
AA24
AA23
Y21
AA21
AB26
AB25
AA22
AB23
AC26
No Connects
XC2VP20 XC2VP30 XC2VP40
NC
NC
NC
NC
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
35