English
Language : 

PDI1394L11 Datasheet, PDF (42/46 Pages) NXP Semiconductors – 1394 AV link layer controller
Philips Semiconductors
1394 AV link layer controller
Product specification
PDI1394L11
16.0 TIMING DIAGRAMS
16.1 AV Interface Operation
AVCLK
AV D[7:0]
MESSAGE
AVSYNC
INVALID DATA
MESSAGE
INVALID DATA
AVVALID
AVERR[0]
AVERR[1]
ASSERTED IN THE EVENT OF A BUS PACKET CRC ERROR
ASSERTED IN THE EVENT OF A DATA BLOCK SEQUENCE ERROR
Figure 22. AV Interface Operation Diagram
16.2 AV Interface Critical Timings
AVCLK
ÉÉÉ AV D [7:0], AVVALID,
ÉÉÉÉÉÉ AVSYNC, AVENDPCK
AV D [7:0], AVERR[1:0],
AVSYNC, AVVALID
ÉÉÉ VALID
ÉÉÉÉÉÉ tSU
tIH
tWHIGH
tOD
tPERIOD
tWLOW
VALID
Figure 23. AV Interface Timing Diagram
MESSAGE
SV00240
SV00688
AVFSYNCOUT
tPWFSO
Figure 24. AVFSYNCOUT Timing Diagram
SV00689
1997 Oct 21
AVFSYNCIN
tPWFSI
Figure 25. AVFSYNCIN Timing Diagram
42
SV00822