English
Language : 

HYB25D128160CT Datasheet, PDF (15/85 Pages) Infineon Technologies AG – 128 Mbit Double Data Rate SDRAM
HYB25D128[400/800/160]C[C/E/T](L)
128 Mbit Double Data Rate SDRAM
Pin Configuration
1
2
3
4
5
6
7
8
9
VSSQ N.C. VSS
A
VDD N.C. VDDQ
N.C. VDDQ DQ3
B
DQ0 VSSQ N.C.
N.C. VSSQ N.C.
C
N.C. VDDQ N.C.
N.C. VDDQ DQ2
D
DQ1 VSSQ N.C.
N.C. VSSQ DQS
E
N.C. VDDQ N.C.
VREF
VSS
DM
F
N.C. VDD NC/A13
CK CK
G
WE CAS
NC/A12 CKE
H
RAS CS
A11 A9
J
BA1 BA0
A8 A7
K
A0 A10/AP
A6 A5
L
A2 A1
A4
VSS
M
VDD
A3
(x4)
1
2
3
4
5
6
7
8
9
VSSQ DQ7 VSS
A
VDD DQ0 VDDQ
N.C. VDDQ DQ6
B
DQ1 VSSQ N.C.
N.C. VSSQ DQ5
C
DQ2 VDDQ N.C.
N.C. VDDQ DQ4
D
DQ3 VSSQ N.C.
N.C. VSSQ DQS
E
N.C. VDDQ N.C.
VREF
VSS
DM
F
N.C. VDD NC/A13
CK CK
G
WE CAS
NC/A12 CKE
H
RAS CS
A11 A9
J
BA1 BA0
A8 A7
K
A0 A10/AP
A6 A5
L
A2 A1
A4
VSS
M
VDD
A3
(x8)
Figure 1
1
2
3
4
5
6
7
8
9
VSSQ DQ15 VSS
A
VDD DQ0 VDDQ
DQ14 VDDQ DQ13
B
DQ2 VSSQ DQ1
DQ12 VSSQ DQ11
C
DQ4 VDDQ DQ3
DQ10 VDDQ DQ9
D
DQ6 VSSQ DQ5
DQ8 VSSQ UDQS
E
LDQS VDDQ DQ7
VREF VSS UDM
F
LDM VDD NC/A13
CK CK
G
WE CAS
NC/A12 CKE
H
RAS CS
A11 A9
J
BA1 BA0
A8 A7
K
A0 A10/AP
A6 A5
L
A2 A1
A4
VSS
M
VDD
A3
(x16)
Pin Configuration P-TFBGA-60-9 Top View, see the balls throught the package
MPPD0060
Data Sheet
15
Rev. 1.0, 2004-04