English
Language : 

ICSSSTUB32871A Datasheet, PDF (5/18 Pages) Integrated Circuit Systems – 27-Bit Registered Buffer for DDR2
ICSSSTUB32871A
Block Diagram
VREF
PARIN
D0
D20
DCS0
CSGateEN
DCS1
DCKE0,
2
DCKE1
DODT0,
2
DODT1
RESET
CK
CK
(CS ACTIVE)
DQ
R
PARITY
GENERATOR
21
AND
CHECKER
DQ
R
DQ
R
DQ
R
DQ
R
2
DQ
R
2
DQ
R
PTYERR
Q0
Q20
QCS0
QCS1
QCKE0,
QCKE1
QODT0,
QODT1
1186G—04/16/07
5