English
Language : 

MC68HC908JG16 Datasheet, PDF (12/324 Pages) Motorola, Inc – Microcontrollers
Table of Contents
Technical Data
12
10.5.4 Pulse Width Modulation (PWM) . . . . . . . . . . . . . . . . . . . . . 143
10.5.4.1 Unbuffered PWM Signal Generation . . . . . . . . . . . . . . . 144
10.5.4.2 Buffered PWM Signal Generation . . . . . . . . . . . . . . . . . 145
10.5.4.3 PWM Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 146
10.6 Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
10.7 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
10.7.1 Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
10.7.2 Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
10.8 TIM During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . 148
10.9 I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 149
10.9.1 TIM Clock Pin (PTE0/TCLK) . . . . . . . . . . . . . . . . . . . . . . .149
10.9.2 TIM Channel I/O Pins (PTE1/T1CH01:PTE2/T2CH01) . . . 149
10.10 I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150
10.10.1 TIM Status and Control Register . . . . . . . . . . . . . . . . . . . . 150
10.10.2 TIM Counter Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
10.10.3 TIM Counter Modulo Registers . . . . . . . . . . . . . . . . . . . . . 153
10.10.4 TIM Channel Status and Control Registers . . . . . . . . . . . . 154
10.10.5 TIM Channel Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Section 11. Universal Serial Bus Module (USB)
11.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .159
11.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
11.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
11.4 Pin Name Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
11.5 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .166
11.5.1 USB Protocol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 167
11.5.1.1 Sync Pattern . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
11.5.1.2 Packet Identifier Field . . . . . . . . . . . . . . . . . . . . . . . . . . 169
11.5.1.3 Address Field (ADDR) . . . . . . . . . . . . . . . . . . . . . . . . . . 170
11.5.1.4 Endpoint Field (ENDP). . . . . . . . . . . . . . . . . . . . . . . . . . 170
11.5.1.5 Cyclic Redundancy Check (CRC) . . . . . . . . . . . . . . . . . 170
11.5.1.6 End-of-Packet (EOP) . . . . . . . . . . . . . . . . . . . . . . . . . . .170
11.5.2 Reset Signaling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 171
Table of Contents
MC68HC908JG16 — Rev. 1.1
Freescale Semiconductor