English
Language : 

AK8152 Datasheet, PDF (10/21 Pages) Asahi Kasei Microsystems – Single PLL Two Output Clock Generator
[AK8152]
表 4 各周波数設定における分周レジスタ設定表
入力周波数
[MHz]
12
19.2
26
27
48
PLL
出力周波数
[MHz]
108
100
96
90
81
80
78
76
108
100
96 (*)
90
81
80
78
76
108
100
96
90
81
80
78
76
108
100
96
90
81
80
78
76
108
100
96
90
81
80
78
76
NDIV1[7:0]
NDIV2[7:0]
MDIV1[7:0]
MDIV2[7:0]
(アドレス FDh) (アドレス FCh) (アドレス FBh) (アドレス FAh)
00001010
00001000
00000111
00001000
00000111
00001000
00001010
00000111
00001101
00001010
00001000
00000111
00001000
00000111
00001000
00001010
00000111
00001110
00011100
00001010
00001000
00000101
00010010
00000100
00010000
00001010
00001000
00000111
00001000
00000111
00001000
00001010
00000111
00001010
00001010
00001010
00001000
00000111
00000110
00000100
00000110
00000100
00001011
00001010
00010000
00001101
00000110
00001100
00000101
00001010
00001010
00001010
00001000
00000111
00000110
00000100
00000110
00001110
00001010
00001010
00001010
00001000
00000111
00000110
00000100
00000110
00000001
00000010
00000100
00000100
00000110
00000110
00000100
00000110
00000100
00000101
00000100
00000111
00001100
00000111
00000111
00000111
00001100
00000111
00001100
00000111
00001011
00000111
00000111
00000111
00001011
00000111
00001011
00001010
*) POR 時、初期設定値
draft-J-00b
- 10 -
2010/3