English
Language : 

RM0029 Datasheet, PDF (57/1740 Pages) STMicroelectronics – The primary objective of this document
RM0029
List of figures
Figure 567. Execution, Timebase and Channel T2/T4 Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1011
Figure 568. T2 timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1012
Figure 569. T4 timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1012
Figure 570. EQADC Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1025
Figure 571. EQADC Module Configuration Register (EQADC_MCR) . . . . . . . . . . . . . . . . . . . . . . . . 1039
Figure 572. EQADC Test Register (EQADC_TST) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1041
Figure 573. EQADC null message send format register (EQADC_NMSFR) . . . . . . . . . . . . . . . . . . . 1041
Figure 574. EQADC External Trigger Digital Filter Register (EQADC_ETDFR) . . . . . . . . . . . . . . . . 1042
Figure 575. EQADC CFIFO Push Register x (EQADC_CFPRx) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1044
Figure 576. EQADC RFIFO Pop Register x (EQADC_RFPRx) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1045
Figure 577. EQADC CFIFO Control Register 0 (EQADC_CFCR0) . . . . . . . . . . . . . . . . . . . . . . . . . . 1046
Figure 578. EQADC CFIFO Control Register 1 (EQADC_CFCR1) . . . . . . . . . . . . . . . . . . . . . . . . . . 1046
Figure 579. EQADC CFIFO Control Register 2 (EQADC_CFCR2) . . . . . . . . . . . . . . . . . . . . . . . . . . 1047
Figure 580. EQADC Interrupt and DMA Control Register 0 (EQADC_IDCR0) . . . . . . . . . . . . . . . . . 1049
Figure 581. EQADC Interrupt and DMA Control Register 1 (EQADC_IDCR1) . . . . . . . . . . . . . . . . . 1050
Figure 582. EQADC Interrupt and DMA Control Register 2 (EQADC_IDCR2) . . . . . . . . . . . . . . . . . 1050
Figure 583. EQADC FIFO and Interrupt Status Register x (EQADC_FISRx) . . . . . . . . . . . . . . . . . . 1054
Figure 584. EQADC CFIFO Transfer Counter Register 0 (EQADC_CFTCR0) . . . . . . . . . . . . . . . . . 1059
Figure 585. EQADC CFIFO Transfer Counter Register 1 (EQADC_CFTCR1) . . . . . . . . . . . . . . . . . 1060
Figure 586. EQADC CFIFO Transfer Counter Register 2 (EQADC_CFTCR2) . . . . . . . . . . . . . . . . . 1060
Figure 587. EQADC CFIFO Status Snapshot Register 0 (EQADC_CFSSR0) . . . . . . . . . . . . . . . . . 1061
Figure 588. EQADC CFIFO Status Snapshot Register 1 (EQADC_CFSSR1) . . . . . . . . . . . . . . . . . 1062
Figure 589. EQADC CFIFO Status Snapshot Register 2 (EQADC_CFSSR2) . . . . . . . . . . . . . . . . . 1062
Figure 590. EQADC CFIFO Status Register (EQADC_CFSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1064
Figure 591. EQADC SSI Control Register (EQADC_SSICR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1066
Figure 592. EQADC SSI Receive Data Register (EQADC_SSIRDR) . . . . . . . . . . . . . . . . . . . . . . . . 1068
Figure 593. EQADC STAC Client Configuration Register (EQADC_REDLCCR) . . . . . . . . . . . . . . . 1069
Figure 594. EQADC CFIFO0 Registers (EQADC_CF0Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1070
Figure 595. EQADC CFIFO1 Registers (EQADC_CF1Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1071
Figure 596. EQADC CFIFO2 Registers (EQADC_CF2Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1071
Figure 597. EQADC CFIFO3 Registers (EQADC_CF3Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1072
Figure 598. EQADC CFIFO4 Registers (EQADC_CF4Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1072
Figure 599. EQADC CFIFO5 Registers (EQADC_CF5Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1073
Figure 600. EQADC CFIFO0 Extension Registers (EQADC_CF0ERw) (w=0, .., 3) . . . . . . . . . . . . . 1074
Figure 601. EQADC RFIFO0 Registers (EQADC_RF0Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1075
Figure 602. EQADC RFIFO1 Registers (EQADC_RF1Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1075
Figure 603. EQADC RFIFO2 Registers (EQADC_RF2Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1076
Figure 604. EQADC RFIFO3 Registers (EQADC_RF3Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1076
Figure 605. EQADC RFIFO4 Registers (EQADC_RF4Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1077
Figure 606. EQADC RFIFO5 Registers (EQADC_RF5Rw) (w=0, .., 3). . . . . . . . . . . . . . . . . . . . . . . 1077
Figure 607. ADC0/1 Control Registers (ADC0/1_CR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1080
Figure 608. ADC Time Stamp Control Register (ADC_TSCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1084
Figure 609. ADC Time Base Counter Register (ADC_TBCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1085
Figure 610. ADC0/1 Gain Calibration Constant Registers (ADC0/1_GCCR) . . . . . . . . . . . . . . . . . . 1086
Figure 611. ADC0/1 Offset Calibration Constant Registers (ADC0/1_OCCR) . . . . . . . . . . . . . . . . . 1087
Figure 612. Alternate Configuration 1-8 Control Registers (ADC_ACR1-8) . . . . . . . . . . . . . . . . . . . 1088
Figure 613. ADC0/1 Alternate x Gain Register (ADC0/1_AGRx, x=1-2) . . . . . . . . . . . . . . . . . . . . . . 1090
Figure 614. ADC0/1 Alternate x Gain Register (ADC0/1_AGRx, x=1-2) field description . . . . . . . . . 1090
Figure 615. ADC0/1 Alternate x Offset Registers (ADC0/1_AORx, x=1-2) . . . . . . . . . . . . . . . . . . . . 1091
Figure 616. ADC Pull Up/Down Control Register x (ADC_PUDCRx, x=0-7) . . . . . . . . . . . . . . . . . . . 1091
Figure 617. Command Flow during EQADC operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1094
Figure 618. Result Flow during EQADC operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1095
Doc ID 15177 Rev 8
57/1740